შეიტყვეთ FPGA-IPUG-02043-1.6 FIR ფილტრის IP ბირთვის შესახებ LatticeXP2, LatticeECP3 და LatticeECP5 FPGA მოწყობილობებისთვის. გააუმჯობესეთ სიგნალის დამუშავება სხვადასხვა არხებზე და ონკანებზე მორგებული კონფიგურაციებით. შეისწავლეთ დიზაინის ხელსაწყოების თავსებადობა და რესურსების გამოყენების დეტალები.
შეიტყვეთ Internal Oscillator IP Core-ის გამოყენების უპირატესობები Intel-ის მოწყობილობებში, როგორიცაა MAX II, MAX V და MAX 10. AN 496 უზრუნველყოფს დიზაინის ყოფილიamples დაგეხმარებათ დაზოგოთ დაფაზე სივრცე და ხარჯები, რომლებიც დაკავშირებულია გარე საათის წრედებთან. შეამცირეთ კომპონენტების რაოდენობა და მარტივად განახორციელეთ სხვადასხვა ინტერფეისის პროტოკოლები.
ისწავლეთ როგორ გამოიყენოთ ALTERA_CORDIC IP Core, რომელიც შეიცავს ფიქსირებული წერტილის ფუნქციებს და CORDIC ალგორითმს. ეს მომხმარებლის სახელმძღვანელო გთავაზობთ ფუნქციურ აღწერილობებს, პარამეტრებს და სიგნალებს VHDL და Verilog HDL კოდის გენერირებისთვის. მხარს უჭერს Intel-ის DSP IP Core Device Family-ს.
შეიტყვეთ Altera მაღალსიჩქარიანი Reed-Solomon IP Core-ის შესახებ ამ მომხმარებლის სახელმძღვანელოში. 10G/100G Ethernet აპლიკაციებისთვის ვარგისი, სრულად პარამეტრიზირებადი IP ბირთვი გთავაზობთ 100 გბიტ/წმ-ზე მეტი ენკოდერს ან დეკოდერს შეცდომების აღმოსაჩენად და გამოსწორებისთვის. მიიღეთ ყველა ფუნქცია და დაკავშირებული ბმული ამ ყოვლისმომცველ სახელმძღვანელოში.