MICROCHIP LAN8814 ტექნიკის დიზაინის ჩამონათვალი

შესავალი
ეს დოკუმენტი უზრუნველყოფს ტექნიკის დიზაინის საკონტროლო სიას Microchip LAN8814 პროდუქტის ოჯახისთვის. ის მიზნად ისახავს კლიენტების დახმარებას, მიაღწიონ პირველ რიგში დიზაინის წარმატებას. ამ საკონტროლო სიის ელემენტები უნდა იქნას დაცული LAN8814-ის ახალ დიზაინში გამოყენებისას. ამ ელემენტების შეჯამება მოცემულია განყოფილებაში 11.0, „ტექნიკის საკონტროლო სიის შეჯამება“. დეტალური ინფორმაცია ამ თემებზე შეგიძლიათ იხილოთ შესაბამის განყოფილებებში:
- ნაწილი 2.0, „ზოგადი მოსაზრებები“
- განყოფილება 3.0, "ძალა"
- განყოფილება 4.0, „დაგრეხილი წყვილი მედია ინტერფეისი“
- განყოფილება 5.0, „QSGMII/Q-USGMII MAC ინტერფეისი“
- განყოფილება 6.0, „მოწყობილობის საათები“
- განყოფილება 7.0, „მედიის აღდგენილი საათის გამომავალი“
- განყოფილება 8.0, „1588 მხარდაჭერა“
- განყოფილება 9.0, „ციფრული ინტერფეისი და I/O“
- ნაწილი 10.0, „სხვადასხვა“
ზოგადი მოსაზრებები
საჭირო მითითებები
LAN8814 განმახორციელებელს ხელთ უნდა ჰქონდეს შემდეგი დოკუმენტები:
- LAN8814 4-პორტიანი გიგაბიტიანი Ethernet გადამცემი QSGMII/Q-USGMII, IEEE 1588, SyncE და TSN მხარდაჭერის მონაცემთა ფურცლით
- LAN8814 EVB დოკუმენტები, მათ შორის სქემები, PCB file, BOM და ა.შ www.microcip.com.
პინის შემოწმება
შეამოწმეთ ნაწილის მიმაგრება მონაცემთა ფურცელთან. დარწმუნდით, რომ ყველა პინი ემთხვევა მონაცემთა ფურცელს და არის კონფიგურირებული, როგორც შეყვანის, გამოსავლის ან ორმხრივი შეცდომის შესამოწმებლად.
ადგილზე
- ერთიანი დამიწების მითითება, როგორც სისტემის დამიწება, გამოიყენება ყველა დამიწების ქინძისთავისთვის. გამოიყენეთ ერთი უწყვეტი დამიწის სიბრტყე, რათა უზრუნველყოთ დაბალი წინაღობის გრუნტის გზა და უწყვეტი გრუნტის მითითება ყველა სიგნალისთვის.
- შასის დამიწება აუცილებელია მაგნიტსა და RJ45 კონექტორს შორის ხაზის მხარეს უკეთესი EMI და ESD-სთვის.
სიმძლავრე
ცხრილი 3-1 გვიჩვენებს LAN8814-ის კვების წყაროს ქინძისთავებს.
| სახელი | პინი | აღწერა | კომენტარები |
| +2.5/3.3V
ანალოგური I/O დენის წყარო |
VDDAH 4
VDDAH_P[3:0] 113, 100, 24, 11 VDDAH_SERDES 49, 51 VDDAH_PLL_PTP 65 VDDAH_ABPVT 66 |
+2.5/3.3V ანალოგური I/O კვების წყარო | ძალაუფლება |
| +2.5/3.3V
ანალოგური კვების წყარო |
VDD33REF 3 | +2.5/3.3V ანალოგური კვების წყარო | ძალაუფლება |
| +1.1 ვ ანალოგური დენის წყარო | VDDAL_ADC_A_P[3:0] 109, 96, 20, 7 VDDAL_ADC_B_P[3:0] 110, 97, 21, 8 VDDAL_ADC_C_P[3:0] 116, 103, 27, 14, AL_3, 0, 117, 104, 28, 15, XNUMX, XNUMX, XNUMX, XNUMX, XNUMX, XNUMX, XNUMX, XNUMX, XNUMX, XNUMX, XNUMX XNUMX , XNUMX
VDDAL_PLL 1 VDDAL_SERDES 43 VDDTXL_SERDES 46 VDDAL_CK125 41, 121 |
+1.1V ანალოგური კვების წყარო | ძალაუფლება |
| +3.3/2.5/1.8V
ცვლადი I/O კვების წყარო |
VDDIO 53, 59, 64, 71, 76, 87,
93 VDDIO_1 34 |
+3.3/2.5/1.8V ცვლადი I/O ციფრული კვების წყაროს შეყვანა | ძალაუფლება |
| +1.1V ციფრული
ძირითადი კვების წყაროს შეყვანა |
VDDCORE 39, 54, 63, 81,
124 |
+1.1V ციფრული ბირთვის კვების წყარო | ძალაუფლება |
| Paddle Ground | P_VSS | საერთო საფუძველი. ეს დაუცველი ბალიშები უნდა იყოს დაკავშირებული მიწის სიბრტყესთან via მასივის საშუალებით. | GND |
| ადგილზე | VSS_CK125 40, 120 | ადგილზე | GND |
მიმდინარე მოთხოვნები
- დარწმუნდით, რომ ტtagრეგულატორები და ელექტროენერგიის განაწილება შექმნილია იმისთვის, რომ ადეკვატურად უზრუნველყოს ამჟამინდელი მოთხოვნები, რომლებიც მითითებულია თითოეული დენის რელსისთვის, მოწყობილობის მონაცემთა ფურცლის ენერგომოხმარების განყოფილებაში. (იხილეთ LAN8814 მონაცემთა ცხრილი სისტემის სხვადასხვა კონფიგურაციისთვის.)
- LAN8814 მონაცემთა ფურცლის ოპერაციული მახასიათებლების განყოფილება შეიცავს მოწყობილობის ენერგომოხმარების დეტალებს, როგორც ეს იზომება მუშაობის სხვადასხვა რეჟიმის დროს, სხვადასხვა ოპერაციულ მოცულობაზე.tagეს. დენის გაფანტვაზე გავლენას ახდენს ტემპერატურა, მიწოდების მოცულობაtagე, და გარე წყაროს/ჩაძირვის მოთხოვნები.
- ყველა ყველაზე უარესი გაზომვა აღებული იყო +6% ელექტრომომარაგებაზე და +125°C ტემპერატურის პირობებში. იხილეთ ცხრილი 6-4, ცხრილი 6-5 და ცხრილი 6-6 LAN8814 მონაცემთა ფურცელში.
- ენერგიის მოხმარების მონაცემები დაყოფილია ცხრილში 6-1, ცხრილი 6-2 და ცხრილი 6-3 LAN8814 მონაცემთა ფურცელში ტიპიური მუშაობისთვის და ცხრილი 6-4, ცხრილი 6-5 და ცხრილი 6-6 LAN8814 მონაცემთა ფურცელში ყველაზე უარესი ოპერაციისთვის (მოყვანილია როგორც VDDCore, VDDAL_x და VDDIO_x).
- ოთხპორტიანი ოპერაცია:
- ოთხი პორტი (1.17V, 3.5V და 3.5V) ენერგიის მოხმარება
- ოთხი პორტი (1.17V, 2.65V და 2.65V) ენერგიის მოხმარება
- ოთხი პორტი (1.17V, 2.65V და 1.91V) ენერგიის მოხმარება
ელექტრომომარაგების თვითმფრინავები
LAN8814 აერთიანებს არჩევით LDO კონტროლერს, რომელიც გამოიყენება გარე P-არხის MOSFET-თან 1.1V მიწოდების წარმოქმნისას არსებული 2.5V ან 3.3V წყაროდან. LDO კონტროლერის და MOSFET-ის გამოყენება საჭირო არ არის. ალტერნატიულად შეიძლება გამოყენებულ იქნას გარე 1.1 ვ მიწოდება.
მოსფეტის შერჩევა
- ყველაზე მნიშვნელოვანი მინიმალური PCB დიზაინის და განლაგების მოთხოვნები ან მოსაზრებები MOSFET-ის შერჩევისთვის არის:
- P-არხი
- 500 mA უწყვეტი დენი
- 3.3V ან 2.5V წყარო – შეყვანის მოცულობაtage
- 1.1 ვ დრენაჟი – გამომავალი მოცtage
- MOSFET-ის VGS უნდა მოქმედებდეს მუდმივი დენით გაჯერებულ რეგიონში და არა ზღურბლის წინა მოცულობისკენ.tage MOSFET-ის ამოწყვეტის რეგიონისთვის, VGS(th).
- LDO სათანადო მუშაობისთვის საჭიროა 220 μF ელექტროლიტური კონდენსატორი 1.1 ვ-სა და მიწას შორის.
LDO გამორთვა
LDO კონტროლერი ჩართულია ნაგულისხმევად. ის შეიძლება გამორთული იყოს შიდა რეესტრის პარამეტრების მეშვეობით. თუ LDO გამორთულია, საჭიროა 1.1 ვ-ის გარე წყარო.
დენის ჩართვა და ანალოგური ელექტრო თვითმფრინავის ფილტრაცია
- იხილეთ სურათი 3-1, რომელიც გვიჩვენებს LAN8814-ის დენის და დამიწების კავშირებს.
- 1.1 ვ დენის რელსი არ არის სურვილისამებრ. თუმცა, მომხმარებელს აქვს შესაძლებლობა აირჩიოს 2.5 ვ ან 3.3 ვ დენის რელსი. გაფილტრული ანალოგური 1.1V და 2.5V ან 3.3V წყაროები არ უნდა იყოს შეკრული სხვა ციფრულ მიწოდებაზე პაკეტის ან PCB დონეზე.
- PCB დიზაინისა და განლაგების ყველაზე მნიშვნელოვანი მოსაზრებები შემდეგია:
- დარწმუნდით, რომ დაბრუნების თვითმფრინავი ენერგეტიკული სიბრტყის მახლობლად არის (სიგნალის ფენის გარეშე).
- დარწმუნდით, რომ ერთი თვითმფრინავი გამოიყენება ტtage მითითება გაყოფით ინდივიდუალური ტომისთვისtagრელსები ამ თვითმფრინავში. შეეცადეთ მაქსიმალურად გაზარდოთ ძალაუფლების გაყოფის ფართობი ენერგეტიკული სიბრტყეზე შესაბამისი კოორდინატების საფუძველზე თითოეული ლიანდაგისთვის, რათა მაქსიმალურად გაზარდოთ დაწყვილება თითოეულ მოცულობას შორისtagრკინიგზა და დასაბრუნებელი თვითმფრინავი.
- შეამცირეთ რეზისტენტული ვარდნა მოწყობილობისგან სითბოს ეფექტურად გატარების დროს 1 უნცია სპილენძის საფარის გამოყენებით.
- ოთხ ფენიანი PCB-ები მხოლოდ ერთი დანიშნული სიმძლავრის სიბრტყით უნდა დაიცვან სათანადო დიზაინის ტექნიკა, რათა თავიდან აიცილონ შემთხვევითი სისტემის მოვლენები, როგორიცაა CRC შეცდომები. თითოეული კვების წყარო საჭიროებს ყველაზე დაბალ რეზისტენტულ ვარდნას მოწყობილობის ქინძისთავების დასაყენებლად სწორად განლაგებული ლოკალური გამოყოფით.
- ფერიტის მარცვლები უნდა იქნას გამოყენებული სერიის ინდუქტორის ფილტრზე, როდესაც ეს შესაძლებელია, განსაკუთრებით მაღალი სიმკვრივის ან მაღალი სიმძლავრის მოწყობილობებისთვის.
- ფერიტის მარცვალი უნდა იქნას გამოყენებული თითოეული ანალოგური მარაგის იზოლირებისთვის დანარჩენი დაფისგან. მძივი სერიულად უნდა განთავსდეს ნაყარი გამოყოფის კონდენსატორებსა და ადგილობრივ გამოყოფის კონდენსატორებს შორის.
- იმის გამო, რომ PCB-ის ყველა დიზაინი იძლევა ხმაურის შეერთების უნიკალურ ქცევას, ყველა ფერიტის მძივი ან გამყოფი კონდენსატორი არ შეიძლება იყოს საჭირო ყველა დიზაინისთვის. რეკომენდირებულია, რომ სისტემის დიზაინერებმა უზრუნველყონ ფერიტის მარცვლების შეცვლა 0Ω რეზისტორებით, სისტემის მუშაობის საფუძვლიანი შეფასების დასრულების შემდეგ.
ელექტროენერგიის მიწოდების კავშირები და ადგილობრივი ფილტრაცია

ნაყარი გამყოფი კონდენსატორები
- ნაყარი გამყოფი კონდენსატორები შეიძლება განთავსდეს დაფაზე ნებისმიერ მოსახერხებელ ადგილას. ადგილობრივი გამხსნელი კონდენსატორები უნდა იყოს X5R ან X7R კერამიკული და განთავსდეს რაც შეიძლება ახლოს ყველა LAN8814 დენის პინთან.
- დარწმუნდით, რომ ნაყარი კონდენსატორები (4.7 µF-დან 22 µF-მდე) ჩართულია ელექტრომომარაგების თითოეულ დენის ლიანდაგში.
გრეხილი წყვილი მედია ინტერფეისი
10/100/1000 Mbps ინტერფეისის კავშირი
LAN8814-ს აქვს ოთხი GPHY პორტი PHY 0-დან PHY 3-მდე პორტისთვის 1, პორტი 2, პორტი 3 და პორტი 4. დეტალური პინის ნომრები PHY 0-დან PHY 3-მდე თანმიმდევრობით და აღწერილობები შემდეგნაირად:
- TX_RXP_A_[0:3] (ქინძისთავები 5, 18, 94, 107): ეს ქინძისთავები არის გადაცემის/მიღების დადებითი (+) კავშირი შიდა PHY 0-ის A წყვილიდან PHY 3-მდე. ეს პინები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
- TX_RXN_A_[0:3] (ქინძისთავები 6, 19, 95, 108): ეს ქინძისთავები არის გადაცემის/მიღების უარყოფითი (–) კავშირი შიდა PHY 0-ის A წყვილიდან PHY 3-მდე. ეს პინები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
- TX_RXP_B_[0:3] (ქინძისთავები 9, 22, 98, 111): ეს ქინძისთავები არის გადაცემის/მიღების დადებითი (+) კავშირი B წყვილიდან შიდა PHY 0-დან PHY 3-მდე. ეს ქინძისთავები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
- TX_RXN_B_[0:3] (ქინძისთავები 10, 23, 99, 112): ეს ქინძისთავები არის გადაცემის/მიღების უარყოფითი (–) კავშირი B წყვილიდან შიდა PHY 0-დან PHY 3-მდე. ეს ქინძისთავები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
- TX_RXP_C_[0:3] (ქინძისთავები 12, 25, 101, 114): ეს ქინძისთავები არის გადაცემის/მიღების დადებითი (+) კავშირი C წყვილიდან შიდა PHY 0-დან PHY 3-მდე. ეს ქინძისთავები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
- TX_RXN_C_[0:3] (ქინძისთავები 13, 26, 102, 115): ეს ქინძისთავები არის გადაცემის/მიღების უარყოფითი (–) კავშირი შიდა PHY 0-ის C წყვილიდან PHY 3-მდე. ეს ქინძისთავები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
- TX_RXP_D_[0:3] (ქინძისთავები 16, 29, 105, 118): ეს ქინძისთავები არის გადაცემის/მიღების დადებითი (+) კავშირი D წყვილიდან შიდა PHY 0-დან PHY 3-მდე. ეს ქინძისთავები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
- TX_RXN_D_[0:3] (ქინძისთავები 17, 30, 106, 119): ეს ქინძისთავები არის გადაცემის/მიღების დადებითი (+) კავშირი D წყვილიდან შიდა PHY 0-დან PHY 3-მდე. ეს ქინძისთავები უკავშირდება 10/100/1000 მაგნიტურებს. არ არის საჭირო გარე ტერმინატორი და მიკერძოება.
მაგნიტური კავშირი და RJ45 კავშირი
- ცენტრალური ონკანის კავშირი LAN8814 მხარეს წყვილი A არხისთვის აკავშირებს მხოლოდ 0.1 μF კონდენსატორს GND-თან. მიკერძოება არ არის საჭირო.
- ცენტრალური ონკანის კავშირი LAN8814 მხარეს წყვილი B არხისთვის აკავშირებს მხოლოდ 0.1 μF კონდენსატორს GND-თან. მიკერძოება არ არის საჭირო.
- ცენტრალური ონკანის კავშირი LAN8814 მხარეს წყვილი C არხისთვის აკავშირებს მხოლოდ 0.1 μF კონდენსატორს GND-თან. მიკერძოება არ არის საჭირო.
- ცენტრალური ონკანის კავშირი LAN8814 მხარეს წყვილი D არხისთვის აკავშირებს მხოლოდ 0.1 μF კონდენსატორს GND-თან. მიკერძოება არ არის საჭირო.
- ოთხივე წყვილის მაგნიტის ცენტრალური ონკანები რეკომენდირებულია იზოლირებული იყოს ცალკე 0.1 μF კონდენსატორებით მიწასთან. მიზეზი არის საერთო რეჟიმი ტtage შეიძლება იყოს განსხვავებული წყვილებს შორის, განსაკუთრებით 10/100 ოპერაციისთვის. (წყვილი A და B აქტიურია, ხოლო C და D წყვილი არააქტიურია.) თუმცა, ინტეგრირებული დამაკავშირებელი მაგნიტისთვის ჯგუფური ცენტრის ონკანებით, გამოსავალი სკრიპტი ამ ანალოგური წინა ნაწილის შეზღუდვის გამოსასწორებლად ხელმისაწვდომია პროგრამულ უზრუნველყოფაში. იხილეთ LAN8814 Errata.
- ცენტრალური ონკანის კავშირი თითოეული წყვილისთვის (A, B, C და D) საკაბელო მხარეს (RJ45 მხარე) უნდა შეწყდეს 75Ω რეზისტორით საერთო 1000 pF, 2 კვ კონდენსატორის მეშვეობით შასის მიწამდე.
- თითოეული PHY-სთვის საჭიროა მხოლოდ ერთი 1000 pF, 2 კვ კონდენსატორი შასის ადგილზე. მას იზიარებენ წყვილი A, წყვილი B, წყვილი C და წყვილი D ცენტრის ონკანები.
- საჭიროა მხოლოდ ერთი 1000 pF, 2 კვ კონდენსატორი ან ფერიტის მძივი, რომელიც უნდა იყოს დაკავშირებული შასის მიწასა და სისტემის დამიწებას შორის. მას იზიარებს PHY 0, PHY 1, PHY 2 და PHY 3 პორტი 1, პორტი 2, პორტი 3 და პორტი 4.
- RJ45 ფარი უნდა დაუკავშირდეს შასის მიწას. ეს მოიცავს RJ45 კონექტორებს ინტეგრირებული მაგნიტურით ან მის გარეშე. იხილეთ განყოფილება 4.3, „PCB განლაგების მოსაზრებები“ ინსტრუქციისთვის, თუ როგორ უნდა შეიქმნას შასის საფუძველი სისტემის დამიწიდან.
PCB განლაგების მოსაზრებები
- MDI ინტერფეისის კვალის ყველა დიფერენციალურ წყვილს უნდა ჰქონდეს დამახასიათებელი წინაღობა 100Ω GND სიბრტყის მიმართ. ეს არის მკაცრი მოთხოვნა დაბრუნების დანაკარგის შესამცირებლად. ეს მოთხოვნა ეკისრება PCB დიზაინერს და FAB სახლს.
- თითოეული MDI წყვილი უნდა განთავსდეს რაც შეიძლება ახლოს პარალელურად, რათა მინიმუმამდე დაიყვანოს EMI და crosstalk. A, B, C და D წყვილების თითოეული პორტი უნდა ემთხვეოდეს სიგრძეს, რათა თავიდან აიცილოს დაგვიანების შეუსაბამობა, რაც გამოიწვევს საერთო რეჟიმის ხმაურს.
- იდეალურ შემთხვევაში, არ უნდა იყოს გადაკვეთა ან სიგნალის ბილიკებზე.
- ჩაერთეთ 1000 pF, 2 კვ კონდენსატორი ან ფერიტის მძივი შასის მიწასა და სისტემის მიწას შორის დასაკავშირებლად. ეს იძლევა გარკვეულ მოქნილობას EMI ტესტირებაზე დამიწების სხვადასხვა ვარიანტებისთვის, თუ ნაკვალევის ღიად დატოვება ინარჩუნებს ორ საფუძველს განცალკევებულად. საუკეთესო ფუნქციონირებისთვის, მოაყარეთ საფუძველი ფერიტის მძივთან ან კონდენსატორთან ერთად. მომხმარებლებმა უნდა მოათავსონ კონდენსატორი ან ფერიტის მარცვალი LAN8814 მოწყობილობიდან ან სხვა მგრძნობიარე მოწყობილობებისგან შორს, PCB განლაგების განლაგებაში უკეთესი ESD-სთვის.
Ethernet მედია ინტერფეისი
სურათი 4-1 ასახავს მოწყობილობის Ethernet მედია ინტერფეისის კავშირებს. გაითვალისწინეთ, რომ მოწყობილობა მხარს უჭერს ინტეგრირებულ დამაკავშირებელ მაგნიტურს ჯგუფური ცენტრალური ონკანებით.
ETHERNET მედია ინტერფეისის კავშირები

QSGMII/Q-USGMII MAC ინტერფეისი
- LAN8814 მოწყობილობას აქვს QSGMII/Q-USGMII MAC ინტერფეისის მხარდაჭერა, რათა გადასცეს ქსელის მონაცემების ოთხი პორტი და პორტის სიჩქარე 10/100/1000 Mbps.
- დეტალური პინის ნომრები და QSGMII MAC ინტერფეისის პინების აღწერილობა აღწერილია შემდეგ ქვეთავებში. სურათი 5-1 აჩვენებს მოწყობილობის QSGMII/Q-USGMII MAC ინტერფეისის კავშირებს.
QSGMII/Q-USGMII ქინძისთავები და კავშირი
LAN8814 მხარს უჭერს QSGMII/Q-USGMII MAC ინტერფეისს ოთხი GPHY პორტის გადასაცემად PHY 0-დან PHY 3-მდე. დეტალური პინის ნომრები და აღწერილობები QSGMII MAC ინტერფეისზე შემდეგია:
- QSGMII_TXP (პინი 47): ეს პინი არის გადამცემი დადებითი (+) სიგნალის კავშირი დიფერენციალური წყვილისთვის QSGMII/Q-USGMII გადამცემის გამომავალი პოზიტივისთვის.
- QSGMII_TXN (პინი 45): ეს პინი არის გადამცემი უარყოფითი (–) სიგნალის კავშირი დიფერენციალური წყვილისთვის QSGMII/Q-USGMII გადამცემის გამომავალი უარყოფითი.
- QSGMII_RXP (პინი 42): ეს პინი არის დადებითი (+) სიგნალის კავშირი დიფერენციალური წყვილისთვის QSGMII/Q-USGMII გადამცემის შეყვანის დადებითი.
- QSGMII_RXN (პინი 44): ეს პინი არის უარყოფითი (–) სიგნალის კავშირი დიფერენციალური წყვილისთვის QSGMII/Q-USGMII გადამცემის შეყვანის უარყოფითი.
- REF_PAD_CLK_P (პინი 50): ეს არის დიფერენციალური წყვილის დადებითი (+) სიგნალის კავშირი QSGMII/Q-USGMII გარე საცნობარო საათის შეყვანის დადებითი.
- REF_PAD_CLK_M (პინი 48): ეს არის დიფერენციალური წყვილის უარყოფითი (–) სიგნალის კავშირი QSGMII/Q-USGMII გარე მითითების საათის შეყვანისთვის უარყოფითი.
QSGMII MAC
LAN8814 მოწყობილობას აქვს QSGMII MAC მხარდაჭერა, რათა გადასცეს ქსელის მონაცემების ოთხი პორტი და პორტის სიჩქარე 10/100/ 1000 Mbps-დან. თუ QSGMII MAC, რომელსაც LAN8814 აკავშირებს ამ ფუნქციის მხარდასაჭერად, დააკონფიგურირებს მოწყობილობას QSGMII MAC რეჟიმში, დააყენეთ რეგისტრაცია 19G, ბიტები 15:14 = 01. გარდა ამისა, დააყენეთ რეგისტრი 18G სურვილისამებრ.
QSGMII MAC ინტერფეისის კავშირები

QSGMII MAC დიზაინის წესები
- გამოიყენეთ AC დაწყვილება 0.1 μF კონდენსატორებით ჩიპიდან ჩიპამდე აპლიკაციებისთვის. მოათავსეთ კონდენსატორები სიგნალების მიმღებ ბოლოში.
- კვალი უნდა გაიგზავნოს როგორც 50Ω (100Ω დიფერენციალური) კონტროლირებადი წინაღობის გადამცემი ხაზები (მიკროზოლები ან ზოლები).
- კვალი უნდა იყოს თანაბარი სიგრძის (10 მილის ფარგლებში) თითოეულ დიფერენციალურ წყვილზე, რათა შემცირდეს დახრილობა.
- კვალი უნდა იყოს გაშვებული ერთი მიწის სიბრტყის გვერდით, რათა შეესაბამებოდეს წინაღობას და მინიმუმამდე დაიყვანოს ხმაური.
- მიმდებარე ტრასებს შორის რეკომენდირებულია მიწის სიბრტყის უფსკრულის ტოლი ხუთჯერ დაშორება დიფერენციალურ წყვილებს შორის შეფერხების შესამცირებლად. საჭიროა მინიმალური მანძილი სამჯერ მეტი მიწის სიბრტყის უფსკრული.
- კვალი თავიდან უნდა იქნას აცილებული ვიზებისა და ფენების ცვლილებები. თუ ფენის ცვლილებების თავიდან აცილება შეუძლებელია, რეჟიმის ჩახშობის ვიზები უნდა იყოს ჩართული სიგნალის ვიზების გვერდით, რათა შემცირდეს ნებისმიერი გამოსხივებული ყალბი ველის სიძლიერე.
- დამცავი ვიზები უნდა განთავსდეს ერთმანეთისგან არაუმეტეს ერთი მეოთხედის ტალღის სიგრძით დიფერენციალური წყვილის ბილიკის გარშემო.
მოწყობილობის საათები
საცნობარო საათი
მოწყობილობის საცნობარო საათი მხარს უჭერს როგორც 25 MHz, ასევე 125 MHz საათის სიგნალებს. 1588 დიფერენციალური შეყვანის საათი მხარს უჭერს 10 MHz, 25 MHz და 125 MHz სიხშირეებს. ორივე საცნობარო საათი შეიძლება იყოს დიფერენციალური ან ერთჯერადი. თუ განსხვავებულია, ისინი უნდა იყოს ტევადობით დაწყვილებული და LVDS თავსებადი.
სისტემის საათი და სინქრონული Ethernet კავშირები
LAN8814 სისტემის საცნობარო საათი მხარს უჭერს კრისტალური შეყვანის/სისტემის საცნობარო საათის შეყვანის ინტერფეისს შემდეგი პინის დეტალებით:
- XI (პინი 128): კრისტალური შეყვანის/სისტემის საცნობარო საათის შეყვანა. 25 MHz კრისტალის გამოყენებისას, ეს შეყვანა უკავშირდება კრისტალის ერთ მილს. დამატებითი ინფორმაციისთვის იხილეთ REF_CLK_SEL[1:0]. 25 MHz სისტემის რეფერენციული საათის გამოყენებისას, ეს არის შეყვანა გარე 25 MHz ოსცილატორიდან.
- XO (პინი 127): კრისტალური გამომავალი. 25 MHz კრისტალის გამოყენებისას, ეს გამომავალი უკავშირდება კრისტალის ერთ მილს. დამატებითი ინფორმაციისთვის იხილეთ REF_CLK_SEL[1:0]. 25 MHz სისტემის საცნობარო საათის წყაროს გამოყენებისას, ეს პინი არ არის დაკავშირებული.
- CK125_REF_INP (პინი 123): სისტემის საცნობარო საათის შეყვანა დადებითი. ეს პინი არის დიფერენციალური წყვილის დადებითი (+) სიგნალის კავშირი. 125 MHz სისტემის საცნობარო საათის წყაროს გამოყენებისას, ის დაკავშირებულია 125 MHz გარე ოსცილატორთან. დამატებითი ინფორმაციისთვის იხილეთ REF_CLK_SEL[1:0].
- CK125_REF_INM (პინი 122): სისტემის მითითების საათის შეყვანა უარყოფითია. ეს პინი არის დიფერენციალური წყვილის უარყოფითი (–) სიგნალის კავშირი. 125 MHz სისტემის საცნობარო საათის წყაროს გამოყენებისას, ის დაკავშირებულია 125 MHz გარე ოსცილატორთან. დამატებითი ინფორმაციისთვის იხილეთ REF_CLK_SEL[1:0].
- CK25OUT (პინი 126): სისტემის საათის გამომავალი. შიდა 25 MHz საცნობარო საათის ბუფერული ასლი. ეს გამომავალი საათი იკვებება VDDAH-ით.
საცნობარო საათების გამოყენებისას, დარწმუნდით, რომ:
- LAN8814 მონაცემთა ფურცელში ჟიტერის მოთხოვნები დაკმაყოფილებულია.
- კვალი გადის როგორც 50Ω (100Ω დიფერენციალური) კონტროლირებადი წინაღობის გადამცემი ხაზები (მიკროზოლები ან ზოლები).
- გამოიყენება AC დაწყვილება 0.1 μF კონდენსატორებით. კონდენსატორები საუკეთესოდ არის განთავსებული საცნობარო საათის შეყვანის პინებთან ახლოს.
- ზოგიერთი საათის დრაივერისთვის, შეწყვეტის რეზისტორები მოთავსებულია საათის მძღოლის მხარეს. ტერმინალური რეზისტორები, როგორც წესი, არ არის საჭირო კონდენსატორების LAN8814 მხარეს.
- ყველა საცნობარო საათი უნდა იყოს თავისუფალი ხარვეზებისგან ან არ უნდა იყოს დარტყმული.
- გამოუყენებელი საცნობარო საათები შეიძლება დარჩეს მცურავი (No Connect).
ერთჯერადი REFCLK შეყვანა
ერთჯერადი საცნობარო საათის გამოსაყენებლად საჭიროა გარე რეზისტორი (Rs). Rs-ის დანიშნულებაა ოსცილატორის გამომავალზე გადინების შეზღუდვა. ერთჯერადი REFCLK-ის კონფიგურაციები მითითებულია VDDAH-ზე ნახაზი 3-1-ში მოცემული კვების კავშირების დიაგრამის შესაბამისად. ICLK ტიპის შეყვანის ბუფერის არაცვლადი I/O DC ელექტრული მახასიათებლები მითითებულია ცხრილში 6-1 და ერთჯერადი REFCLK შეყვანის დიაგრამა ნაჩვენებია სურათზე 6-1.
ცხრილი 6-1: ICLK ტიპის შეყვანის ბუფერის არაცვლადი I/O DC ელექტრული მახასიათებლები
| ICLK ტიპის შეყვანის ბუფერი | სიმბოლო | მინიმალური | მაქსიმალური | ერთეული | შენიშვნა |
| დაბალი შეყვანის დონე | VIL | — | 0.5 | V | შენიშვნა 1 |
| შეყვანის მაღალი დონე | VIH | 2.0 | — | V | |
| შეყვანის გაჟონვა | IIH | -10 | 10 | μA |
შენიშვნა 1: XI სურვილისამებრ შეიძლება ამოძრავებდეს 25 MHz სიხშირის ერთჯერადი საათის ოსცილატორიდან, რომელზეც ვრცელდება ეს სპეციფიკაციები.
ერთჯერადი REFCLK შეყვანა

დიფერენციალური REFCLK შეყვანა
AC შეერთება საჭიროა დიფერენციალური REFCLK-ის გამოყენებისას. დიფერენციალური საათები უნდა იყოს ტევადობით დაწყვილებული და LVDS თავსებადი. სურათი 6-2 გვიჩვენებს კონფიგურაციას.
AC დაწყვილება REFCLK დიფერენციალური შეყვანისთვის

მედიის აღდგენილი საათის გამომავალი
სინქრონული Ethernet აპლიკაციებისთვის, LAN8814 მოიცავს ორ ამოღებულ საათის გამომავალ პინს და ორ აღდგენილი საათის შეყვანის პინს.
- RCVRD_CLK_OUT1 (პინი 79): აღდგენილი საათის გამომავალი 1 (GPIO_9/TCK). აღდგენილი საათის გამომავალი 2.5 MHz, 25 MHz, ან 125 MHz. ეს პინი შეიძლება იყოს კონფიგურირებული ისე, რომ ყოველთვის გამოსცეს 2.5 MHz, მიუხედავად PHY სიჩქარისა.
- RCVRD_CLK_OUT2 (პინი 80): აღდგენილი საათის გამომავალი 2 (GPIO_10/TMS). აღდგენილი საათის გამომავალი 2.5 MHz, 25 MHz, ან 125 MHz. ეს პინი შეიძლება იყოს კონფიგურირებული ისე, რომ ყოველთვის გამოსცეს 2.5 MHz, მიუხედავად PHY სიჩქარისა.
- RCVRD_CLK_IN1 (პინი 77): აღდგენილი საათის შეყვანა 1 (GPIO_7/TDI). აღდგენილი საათის შეყვანა 2.5 MHz, 25 MHz ან 125 MHz.
- RCVRD_CLK_IN2 (პინი 78): აღდგენილი საათის შეყვანა 2 (GPIO_8/TDO). აღდგენილი საათის შეყვანა 2.5 MHz, 25 MHz ან 125 MHz.
იხილეთ სურათი 7-1 RCVRD_CLK_OUT გამომავალი ოპერაციის ფუნქციური დიაგრამასთვის, რომელიც მიუთითებს აღდგენილი საათის ვარიანტებზე.
სინქრონიზაცია-აღდგენილი საათის გამომავალი

სინქრონული Ethernet აპლიკაციების გამოყენებისას იხილეთ სურათი 7-2 და სურათი 7-3.
ტიპიური სინქრონული Ethernet საათის კონფიგურაცია

სინქრონული Ethernet-ის აღდგენილი საათი DAISY-CHAINING

1588 მხარდაჭერა
IEEE 1588 პინის კავშირები
LAN8814 მხარს უჭერს IEEE-1588 Timest-სampფუნქციონირება. ეს ფუნქცია წარმოდგენილია და მხოლოდ მოწყობილობაზე ვრცელდება. IEEE-1588 Timestampფუნქციონირება მიუწვდომელია ან არ გამოიყენება LAN8804-ზე. აპარატურის ინტერფეისი IEEE-1588 Timest-თანamping ბლოკი ნაჩვენებია ცხრილში 8-1.
IEEE-1588 TIMESTAMP HARDWARE ინტერფეისი
| GPIO | პინ # | ალტერნატიული ფუნქცია | აღწერა |
| GPIO0 | 68 | 1588_EVENT_A | 1588 LTC ღონისძიება A |
| GPIO1 | 69 | 1588_EVENT_B | 1588 LTC მოვლენა B |
| GPIO2 | 70 | 1588_REF_CLK | 1588 საცნობარო საათის შეყვანა |
| GPIO3 | 72 | 1588_LD_ADJ | 1588 ჩატვირთვა/შეყვანის რეგულირება |
| GPIO4 | 73 | 1588_STI_CS_N | 1588 წლის Serial Timestamp ინტერფეისის ჩიპის შერჩევა |
| GPIO5 | 74 | 1588_STI_CLK | 1588 წლის Serial Timestamp ინტერფეისის საათის გამომავალი |
| GPIO6 | 75 | 1588_STI_DO | 1588 წლის Serial Timestamp ინტერფეისის მონაცემთა გამომავალი |
- 1588_LD_ADJ (პინი 72): 1588 ჩატვირთვა/მორგება შეყვანის პინი. ეს შეყვანა აკონტროლებს 1588 LTC-ის დატვირთვას და რეგულირებას. ეს პინი გაზიარებულია სხვა ფუნქციებთან.
- 1588_REF_CLK (პინი 70): 1588 საცნობარო საათის შეყვანა. სიხშირე: 10, 25 ან 125 MHz. ეს შეყვანა სურვილისამებრ მხარს უჭერს ePPS ფორმატს, სადაც PPS გაერთიანებულია საათთან. ეს პინი გაზიარებულია სხვა ფუნქციებთან.
- 1588_STI_CLK (პინი 74): 1588 წლის Serial Timestamp ინტერფეისის საათის გამომავალი. ეს პინი გაზიარებულია სხვა ფუნქციებთან.
- 1588_STI_CS_N (პინი 73): 1588 წლის Serial Timestamp ინტერფეისის ჩიპის შერჩევა. ეს პინი გაზიარებულია სხვა ფუნქციებთან.
- 1588_STI_DO (პინი 75): 1588 Serial Timestamp ინტერფეისის მონაცემთა გამომავალი. ეს პინი გაზიარებულია სხვა ფუნქციებთან.
- 1588_EVENT_A (პინი 68): 1588 LTC მოვლენა A. დამტკიცების შემთხვევაში, ეს პინი მიანიშნებს, რომ მოხდა 1588 LTC მოვლენა A. ეს პინი ასევე შეიძლება იყოს კონფიგურირებული PPS გამომავალი სიგნალის უზრუნველსაყოფად. ეს პინი გაზიარებულია სხვა ფუნქციებთან.
- 1588_EVENT_B (პინი 69): 1588 LTC მოვლენა B. დამტკიცების შემთხვევაში, ეს პინი მიუთითებს, რომ მოხდა 1588 LTC მოვლენა B. ეს პინი ასევე შეიძლება იყოს კონფიგურირებული PPS გამომავალი სიგნალის უზრუნველსაყოფად. ეს პინი გაზიარებულია სხვა ფუნქციებთან.
- 1588_REF_CLK პინის ნაგულისხმევი კონფიგურაცია აყენებს მოწყობილობას, გამოიყენოს შიდა საათი ადგილობრივი დროის მრიცხველისთვის (LTC). იხილეთ EP4, Reg 514, ბიტები 12:10, რომლებიც აკონტროლებენ საცნობარო საათის წყაროს. EP4.514 ბიტის ნაგულისხმევი მნიშვნელობა 12:10 არის 000 (125 MHz საათი შიდა სისტემის PLL-დან). გარე საათის წყაროს ჩასართავად, Reg EP4.514, ბიტები 12:10 უნდა შეიცვალოს და დააყენოთ 010 = External 1588_REF_CLK (შეიძლება იყოს 10 MHz, 25 MHz, ან 125 MHz).
- ადგილობრივი დროის მრიცხველი ინახავს მოწყობილობის ლოკალურ დროს და დროს აკონტროლებს და სინქრონიზდება გარე მითითებასთან CPU-ს მიერ. მრიცხველის წყაროს საათი არჩეულია გარედან 10 MHz, 25 MHz და 125 MHz. საათი ასევე შეიძლება იყოს ხაზის საათი ან გამოყოფილი 1588_REF_CLK ქინძისთავები. საათის ეს წყარო არჩეულია რეესტრში. EP4.514, ბიტებს 12:10 აქვს შემდეგი ვარიანტები Reference Clock Source [12:10]:
- 000 = 125 MHz საათი შიდა სისტემის PLL-დან
- 001 = 125 MHz QSGMII აღდგენილი საათი
- 010 = გარე 1588_REF_CLK (შეიძლება იყოს 10 MHz, 25 MHz, ან 125 MHz)
- 011 = დაჯავშნილი
- 100 = აღდგენილი საათი 0 Rx პორტიდან (შეიძლება იყოს 25 MHz ან 125 MHz)
- 101 = აღდგენილი საათი 1 Rx პორტიდან (შეიძლება იყოს 25 MHz ან 125 MHz)
- 110 = აღდგენილი საათი 2 Rx პორტიდან (შეიძლება იყოს 25 MHz ან 125 MHz)
- 111 = აღდგენილი საათი 3 Rx პორტიდან (შეიძლება იყოს 25 MHz ან 125 MHz)
- გთხოვთ გაითვალისწინოთ, რომ როდესაც ბმული ამოიშლება აღდგენილი საათის ოფციების გამოყენებისას, ეს გამოიწვევს NO 1588 Ref Clock-ს, რომელიც იწვევს არასასურველ ქცევას.
1588 წლის Serial Timestamp ინტერფეისი
- 1588 წლის Serial Timest-ის ფორმატიamp ინტერფეისი დეტალურად არის აღწერილი 6.6.13 ნაწილში, „1588 Serial Timestamp ინტერფეისის (STI) ფორმატი და დრო“ LAN8814 მონაცემთა ფურცლის.
- 1588 წლის Serial Timestamp ინტერფეისის კონფიგურაცია შესაძლებელია შემდეგნაირად:
- 1588_STI_CLK პინის სიხშირის კონფიგურაცია შესაძლებელია 13.89 MHz-დან 62.5 MHz-მდე, სისტემის სისტემის 125 MHz საათის გაყოფის საფუძველზე მთელი რიცხვებით [2, 8] შორის. ეს კონფიგურირებულია რეესტრში EP4.768. ის ასევე კონფიგურირებადია 1588_STI_DO საათის გამომავალზე, რომელიც ეფუძნება აწევას ან დაცემას.
- 1588_STI_CLK პერიოდების რაოდენობა (1588_STI_CS_N დესერტირება) თანმიმდევრულ დროებს შორისamp გამოსავლები.
- 1588_STI_CLK-ების რაოდენობა 1588_STI_CS_N მტკიცებასა და 1588_STI_DO-ის პირველ მოქმედ ბიტს შორის.
- 1588 STI-ის ჩართვა/გამორთვა, გასვლის დროის დაყენებისასamps და ხელმოწერები შეიძლება წაიკითხოს პროგრამული უზრუნველყოფის საშუალებით შიდა რეესტრებიდან (1588 STI გამორთულია), ან ჩიპიდან ამოღებული იყოს 1588 STI (1588 STI ჩართულია).
- ePPS ფორმატი დეტალურად არის აღწერილი LAN6.6.10 მონაცემთა ცხრილის განყოფილებაში 1588, „8814_REF_CLK საცნობარო საათის დრო“.
- გარე 1588 ინტერფეისის პინების გამოსაყენებლად, ისინი უნდა იყოს ჩართული, როგორც GPIO და GPIO ალტერნატიული ფუნქციები. GPIO ბუფერის ტიპი და GPIO მიმართულება ასევე სათანადოდ უნდა იყოს დაყენებული.
- იხილეთ ცხრილი 8-2 და სურათი 8-1 დამატებითი ქინძისთავებისთვის და 1588 სერიული დროის დროის გამოყენებისთვისamp ინტერფეისი.
სერიული დროAMP ინტერფეისის ქინძისთავები
| პინის სახელი | პინი ნომერი | ტიპი | აღწერა |
| GPIO5/1588_STI_CLK | 74 | I/O, PU | 1588 SPI საათი |
| GPIO4/1588_STI_CS | 73 | I/O, PU | 1588 SPI ჩიპის არჩევა |
| GPIO6/1588_STI_DO | 75 | I/O, PU | 1588 SPI მონაცემთა გამომავალი |
1588 დიფერენციალური საათი და 1588 SPI კონფიგურაცია

ციფრული ინტერფეისი და I/O
MIIM (MDIO) ინტერფეისი
- LAN8814 მოწყობილობა მხარს უჭერს IEEE 802.3 MII მართვის ინტერფეისს, რომელიც ასევე ცნობილია როგორც მენეჯმენტის მონაცემთა შეყვანა/გამომავალი (MDIO) ინტერფეისი. ეს ინტერფეისი საშუალებას აძლევს ზედა ფენის მოწყობილობებს აკონტროლონ და გააკონტროლონ მოწყობილობის მდგომარეობა. MIIM შესაძლებლობის მქონე გარე მოწყობილობა გამოიყენება PHY სტატუსის წასაკითხად და/ან PHY პარამეტრების კონფიგურაციისთვის. დამატებითი დეტალები MIIM ინტერფეისის შესახებ შეგიძლიათ იხილოთ IEEE 22.2.4 სპეციფიკაციის[802.3] პუნქტში 1.
- MIIM ინტერფეისი შედგება შემდეგისგან:
- ფიზიკური კავშირი, რომელიც აერთიანებს საათის ხაზს (MDC) და მონაცემთა ხაზს (MDIO).
- სპეციფიკური პროტოკოლი, რომელიც მოქმედებს ფიზიკურ კავშირზე, რომელიც საშუალებას აძლევს გარე კონტროლერს დაუკავშირდეს ერთ ან მეტ მოწყობილობას. თითოეულ მოწყობილობას ენიჭება უნიკალური PHY მისამართი 0 სთ-დან 1 Fh-მდე შორის PHYAD[4:0] სამაგრი ქინძისთავებით.
- ALLPHYAD: (პინი 68): GPIO0/1588_EVENT_A/ALLPHYAD – ALLPHYAD კონფიგურაციის სამაჯური ადგენს All-PHYAD Enable ბიტის ნაგულისხმევს საერთო კონტროლის რეესტრში, რომელიც ააქტიურებს (ჩამოწია) ან გამორთავს (ამოწეული) PHY-ის უნარს უპასუხოს PHY მისამართი 0-ზეც. როგორც მას მინიჭებული PHY მისამართი.
- PHYAD0: (პინი 84): GPIO12/PORT0LED2/PHYAD0/PORT0_LED2_POL
- PHYAD1: (პინი 85): GPIO13/PORT3LED1/PHYAD1/PORT3_LED1_POL
- PHYAD2: (პინი 86): GPIO14/PORT3LED2/PHYAD2/PORT3_LED2_POL
- PHYAD3: (პინი 88): GPIO15/SOF0/PHYAD3
- PHYAD4: (პინი 89): GPIO16/SOF2/PHYAD4
- ALLPHYAD strap-ის შეყვანა ინვერსიულია Register bit-ის მნიშვნელობასთან შედარებით.
- 32-რეგისტრიანი მისამართების სივრცე პირდაპირი წვდომისთვის IEEE-ს მიერ განსაზღვრულ რეგისტრებზე და გამყიდველის სპეციფიკურ რეგისტრებზე და MMD მისამართებსა და რეგისტრებზე არაპირდაპირი წვდომისთვის.
- ALL PHYS ADDRESS. როგორც წესი, Ethernet PHY-ებზე წვდომა ხდება PHY მისამართებზე, რომლებიც მითითებულია PHYAD[4:0] სამაგრი ქინძისთავებით. PHY მისამართი 0h სურვილისამებრ არის მხარდაჭერილი, როგორც სამაუწყებლო PHY მისამართი, რომელიც საშუალებას იძლევა ჩაწერის ერთი ბრძანება ერთდროულად დაპროგრამდეს იდენტური PHY რეგისტრი ორი ან მეტი PHY მოწყობილობისთვის (მაგ.ample, გამოყენებით PHY მისამართი 0h, რათა დააყენოთ ძირითადი საკონტროლო რეგისტრი 0x1940 მნიშვნელობაზე, რათა დააყენოთ bit[11] ერთი მნიშვნელობით პროგრამული უზრუნველყოფის გამორთვის გასააქტიურებლად).
- PHY მისამართი 0 ჩართულია (PHY მისამართის გარდა, რომელიც მითითებულია PHYAD[4:0] სამაგრი ქინძისთავებით), როდესაც საერთო კონტროლის რეესტრში All-PHYAD Enable ბიტი დაყენებულია '1'. ALLPHYAD კონფიგურაციის სამაჯური ასევე შეიძლება გამოყენებულ იქნას All-PHYAD Enable ბიტის ნაგულისხმევად დასაყენებლად.
- MDIO Output Pin Drive რეჟიმი კონტროლდება EP4.5-ში და Reg17-ში განსაზღვრული ორი ბიტით:
- MDIO Buffer Type ბიტი გამომავალი კონტროლის რეესტრში (EP4.5 – ბიტი 15 პორტისთვის 0)
- test_a1_a2_en_bit (Reg17 – ბიტი 9 PHY-ის თითოეული პორტისთვის)
- როდესაც დაყენებულია '0'-ზე, MDIO გამომავალი ღიაა. როდესაც დაყენებულია '1'-ზე, MDIO გამომავალი არის push-pull. MDIO გამომავალი დასაყენებლად Push-pull-ისთვის, ჩაწერეთ მნიშვნელობა 0x8000 პორტ 0-ზე, რათა დაარეგისტრიროთ EP4.5 (ნაკრები ბიტი 15). თითოეული პორტისთვის ჩაწერეთ მნიშვნელობა 0x02f4 რეგისტრაციაში 17, რომელიც ადგენს ბიტს 9-ს ყველა პორტზე.
შენიშვნა: MDIO პინი შეიძლება დაუკავშირდეს მხოლოდ სხვა პუნქტი 22 MIIM სამიზნეებს. ნებისმიერი პუნქტის 45-ე სამიზნეების დაკავშირება, როგორიცაა 10G PHY, გამოიწვევს არასასურველ ქცევას.
GPIO ქინძისთავები
- ზოგადი დანიშნულების I/Os (GPIO) შედგება 24 პროგრამირებადი შეყვანის/გამოსვლის პინისაგან, რომლებიც გაზიარებულია სხვა პინებთან.
- ეს ქინძისთავები ინდივიდუალურად რეგულირდება GPIO რეგისტრების საშუალებით.
- განსაკუთრებული სიფრთხილეა საჭირო სამაჯურის შეყვანის ქინძისთავებზე, რომლებიც შეიძლება გამოყენებულ იქნას ზოგადი დანიშნულების შეყვანისთვის. ზოგადი დანიშნულების შეყვანები უნდა იყოს კონდიციონირებული ან სხვაგვარად გამორთული ისე, რომ მათ არ მიაწოდონ არასწორი სამაჯურის შეყვანის მნიშვნელობები სამაჯურის ჩატვირთვის დროს.
- ბევრ GPIO-ს აქვს ალტერნატიული ფუნქციის გამოყენების შესაძლებლობა. GPIO-ად ჩართვის შემდეგ, ალტერნატიული ფუნქცია შეირჩევა ბიტებით GPIO ალტერნატიული ფუნქციის არჩევის რეგისტრებში. ალტერნატიული ფუნქციის ბუფერის ტიპი კვლავ არჩეულია GPIO ბუფერის ტიპის რეგისტრებიდან. თუ ალტერნატიული ფუნქციაა პორტის LED და GPIO ბუფერის ტიპი არის ღია დრენაჟი, გამომავალი ბუფერი ავტომატურად შეარჩევს ღია წყაროს და ღია გადინებას შორის მოქმედი LED პოლარობის მიხედვით. ალტერნატიული ფუნქციის შეყვანის ქინძისთავები შეიძლება წაიკითხოს პროგრამული უზრუნველყოფის მიერ GPIO მონაცემთა რეესტრის მეშვეობით და შეუძლია GPIO შეფერხებების გენერირება. ცხრილი 9-1 გვიჩვენებს ალტერნატიული ფუნქციის რუკს.
GPIO ალტერნატიული ფუნქციონალობა
| GPIO | პინ # | ალტერნატიული ფუნქცია | კონფიგურაციის სამაჯური | მდგომარეობა |
| GPIO0 | 68 | 1588_EVENT_A | ALLPHYAD | იხ შენიშვნა 2. |
| GPIO1 | 69 | 1588_EVENT_B | MODE_SEL0 | — |
| GPIO2 | 70 | 1588_REF_CLK | — | — |
| GPIO3 | 72 | 1588_LD_ADJ | MODE_SEL1 | — |
| GPIO4 | 73 | 1588_STI_CS_N | MODE_SEL2 | — |
| GPIO5 | 74 | 1588_STI_CLK | MODE_SEL3 | — |
| GPIO6 | 75 | 1588_STI_DO | MODE_SEL4 | — |
| GPIO7 | 77 | RCVRD_CLK_IN1 | (TDI) | — |
| GPIO8 | 78 | RCVRD_CLK_IN2 | (TDO) | — |
| GPIO9 | 79 | RCVRD_CLK_OUT1 | (TMS) | — |
| GPIO10 | 80 | RCVRD_CLK_OUT2 | (TCK) | — |
| GPIO11 | 83 | PORT0LED1 | LED_MODE/PORT0_LED1_POL | იხ შენიშვნა 1. |
| GPIO12 | 84 | PORT0LED2 | PHYAD0/PORT0_LED2_POL | იხ შენიშვნა 1. |
| GPIO13 | 85 | PORT3LED1 | PHYAD1/PORT3_LED1_POL | იხ შენიშვნა 1. |
| GPIO14 | 86 | PORT3LED2 | PHYAD2/PORT3_LED2_POL | იხ შენიშვნა 1. |
| GPIO15 | 88 | SOF0 | PHYAD3 | — |
| GPIO16 | 89 | SOF2 | PHYAD4 | — |
| GPIO17 | 57 | PORT1LED1 | PORT1_LED1_POL | იხ შენიშვნა 1. |
| GPIO18 | 58 | PORT1LED2 | PORT1_LED2_POL | იხ შენიშვნა 1. |
| GPIO19 | 60 | PORT2LED1 | PORT2_LED1_POL | იხ შენიშვნა 1. |
| GPIO20 | 61 | PORT2LED2 | PORT2_LED2_POL | იხ შენიშვნა 1. |
| GPIO21 | 62 | SOF1 | — | — |
| GPIO22 | 67 | — | — | — |
| GPIO23 | 90 | SOF3 | — | — |
შენიშვნა
- LED-ის ფუნქციონირების ჩასართავად ან ასაწევით ან ჩამოსაშლელებით, LED პოლარობა იღებს კონფიგურაციის სამაგრის ინვერსიულ მნიშვნელობას. GPIO-ების გამოყენებისას გასათვალისწინებელია შემდეგი:
- პინის, როგორც GPIO შეყვანის კონფიგურაცია, ავტომატურად ჩართავს შიდა ამოღებას.
- შიდა ასაწევი რეზისტორები ხელს უშლიან დაუკავშირებელ შეყვანებს ცურვას. არ დაეყრდნოთ შიდა რეზისტორებს მოწყობილობის გარე სიგნალების გასატარებლად. დატვირთვასთან დაკავშირებისას, რომელიც მაღლა უნდა აიწიოს, უნდა დაემატოს გარე რეზისტორი.
- PIN-ის კონფიგურაცია GPIO-ის გამოსავალად ავტომატურად გამორთავს შიდა ამოღებას. ღია გადინების გამოსავალს შეიძლება დასჭირდეს გარე ამოღება, აპლიკაციის მიხედვით.
- ALLPHYAD აკონფიგურირებს PHY Broadcast წვდომის ნაგულისხმევ მხარდაჭერას PHY მისამართი 0-ის გამოყენებით. ALLPHYAD კონფიგურაციის სამაგრი არის sampled და ჩაკეტილი ჩართვა/გადატვირთვის დროს და განისაზღვრება როგორც 0: ჩართეთ PHY Broadcast, რომელსაც ნაგულისხმევად წვდომა აქვს და 1: გამორთეთ PHY Broadcast, რომელსაც აქვს ნაგულისხმევი წვდომა.
JTAG ქინძისთავები
- IEEE 1149.1-თან თავსებადი TAP კონტროლერი მხარს უჭერს საზღვრების სკანირებას და სხვადასხვა ტესტის რეჟიმებს. მოწყობილობა მოიცავს ინტეგრირებულ JTAG სასაზღვრო სკანირების ტესტის პორტი დაფის დონის ტესტირებისთვის. ინტერფეისი შედგება ოთხი პინისაგან (TDO, TDI, TCK და TMS) და მოიცავს სახელმწიფო მანქანას, მონაცემთა რეგისტრის მასივს და ინსტრუქციის რეესტრს. ჯTAG ქინძისთავები აღწერილია ცხრილში 9-2. ჯTAG ინტერფეისი შეესაბამება IEEE სტანდარტს 1149.1 – 2001 წლის სტანდარტული ტესტის წვდომის პორტს (TAP) და სასაზღვრო სკანირების არქიტექტურას.
- ყველა შემავალი და გამომავალი მონაცემი სინქრონულია TCK ტესტის საათის შეყვანთან. TAP შეყვანის სიგნალები TMS და TDI ჩართულია ტესტის ლოგიკაში TCK-ის ამომავალ კიდეზე, ხოლო გამომავალი სიგნალი TDO ჩართულია დაცემაზე.
- JTAG ქინძისთავები მულტიპლექსირებულია GPIO ქინძისთავებით.
- ჯTAG ფუნქციონირება არჩეულია, როდესაც დამტკიცებულია TESTMODE (პინი 38).
- TESTMODE (პინი 38) უნდა იყოს მიბმული GND-ზე, როდესაც ჯTAG არ გამოიყენება.
JTAG PIN DESCRIPTION
| პინ სიმბოლო | პინის ნომერი | პინის სახელი |
| TCK | 80 | JTAG სატესტო საათი |
| TDI | 77 | JTAG მონაცემთა შეყვანის |
| TDO | 78 | JTAG მონაცემთა გამომავალი |
| TMS | 79 | JTAG აირჩიეთ ტესტის რეჟიმი |
სხვადასხვა
გადატვირთვა
LAN8814 უზრუნველყოფს RESET_N შეყვანის პინს 37. (იხ. ცხრილი 10-1.) ეს პინი გამოიყენება როგორც მოწყობილობის ტექნიკის გადატვირთვა და უნდა შეესაბამებოდეს დროის მოთხოვნებს, რომლებიც აღწერილია ნაწილში 6.6.2, „ენერგიის მიმდევრობის დრო“ და 6.6.3. 8814, LANXNUMX მონაცემთა ფურცლის „Pin Configuration Strap Timing“-ის „გადატვირთვა“. გადატვირთვიდან გამოშვება ეფუძნება RESET_N შეყვანის პინს, რომელიც გადადის დაბალიდან მაღალზე.
PIN-ის გადაყენება DESCRIPTION
| პინის სახელი | პინის ნომერი | აღწერა |
| NRESET | 37 | მოწყობილობის გადატვირთვა. ეს არის აქტიური და დაბალი შეყვანა, რომელიც გამორთავს მოწყობილობას და აყენებს ყველა რეგისტრის ბიტს ნაგულისხმევ მდგომარეობაში. |
PLL/საათები
- მოწყობილობა უზრუნველყოფს შემდეგ PLL-ებს:
- სისტემის PLL: ქმნის შიდა სისტემის საათებს და საათებს, რომლებიც საჭიროა შიდა PHY-ებისთვის. დამატებითი ინფორმაციისთვის იხილეთ განყოფილება 5.22.1, „სისტემის საათები“ LAN8814 მონაცემთა ფურცელში.
- 1588 PLL: ქმნის შიდა 1588 საათს. დამატებითი ინფორმაციისთვის იხილეთ განყოფილება 5.22.2, „1588 საათი“ LAN8814 მონაცემთა ფურცელში.
- QSGMII SerDes MPLL: ქმნის SerDes-ს საჭირო საათებს. დამატებითი ინფორმაციისთვის იხილეთ სექცია 5.22.3, „QSGMII SerDes Clock“ LAN8814 მონაცემთა ფურცელში.
სისტემის PLL-ისა და QSGMII SerDes MPLL-ის საცნობარო საათის შერჩევა კონტროლდება REF_CLK_- SEL[1:0] ქინძისთავებით. იხილეთ მონაცემთა ცხრილის 3-6 ცხრილი REF_CLK_SEL[1:0] პარამეტრების დეტალური ინფორმაციისთვის.
- სისტემის PLL-ს შეუძლია გამოიყენოს რომელიმე ქვემოთ ჩამოთვლილი, როგორც შეყვანის საცნობარო საათი:
- 25 MHz კრისტალი
- 25 MHz სისტემის ერთჯერადი საცნობარო საათის შეყვანა
- 125 MHz სისტემის დიფერენციალური საათის შეყვანა
- System PLL წარმოქმნის შემდეგ საათებს:
- 250 MHz სისტემური საათი
- 25 MHz სისტემური საათი
- საცნობარო საათის შერჩევა კონტროლდება 10-2 ცხრილში ნაჩვენები პინის კონფიგურაციებით.
საცნობარო საათის კონტროლი
| აღწერა | პინი | შერჩევის კონტროლი |
| საცნობარო საათის არჩევა | REF_CLK_SEL_0 პინი 33
REF_CLK_SEL_1 პინი 35 |
ეს ქინძისთავები აკონტროლებენ სისტემის PLL და QSGMII SerDes-ის საცნობარო საათის შერჩევას. |
| MPLL. REF_CLK_SEL[1:0] | ||
| 00 = SYSPLL მითითება 25 MHz XI/XO-დან QSGMII მითითება 25 MHz XI/XO-დან
01 = დაჯავშნილი 10 = SYSPLL მიმართვა 25 MHz CK125_REF_INP/M QSGMII მითითება 125 MHz CK125_REF_INP/M-დან 11 = დაჯავშნილი |
შენიშვნა
- ეს არის ცოცხალი ქინძისთავები და არა კონფიგურაციის თასმები. ისინი მუდმივად უნდა იყოს მიბმული მაღალი ან დაბალი.
- XI/XO შეიძლება იყოს 25 MHz კრისტალი ან 25 MHz გარე საათი.
- CK125_REF_INP/M არის 125 MHz გარე საათი.
1588 საცნობარო საათის შეყვანის ვარიანტებია 10 MHz, 25 MHz და 125 MHz.
საცნობარო რეზისტორი
იხილეთ ცხრილი 10-3 საცნობარო რეზისტორის პინის დეტალებისთვის.
საცნობარო რეზისტორების PIN-ის აღწერა
| პინის სახელი | პინის ნომერი | აღწერა |
| ISET | 2 | ეს პინი უნდა იყოს დაკავშირებული მიწასთან 6.04 kΩ, 1% რეზისტორის საშუალებით. |
| RES_REF | 52 | ეს პინი უნდა იყოს დაკავშირებული მიწასთან 200Ω, 1% 100ppm/°C რეზისტორის საშუალებით. |
ტესტის რეჟიმი
იხილეთ ცხრილი 10-4 ტესტის რეჟიმის პინის დეტალებისთვის.
ტესტის რეჟიმი PIN DESCRIPTION
| პინის სახელი | პინის ნომერი | აღწერა |
| TESTMODE | 38 | ნორმალური მუშაობისთვის, ეს ქინძისთავი უნდა ჩამოიწიოს მიწაზე. ჯTAG ფუნქციონირება არჩეულია, როდესაც დამტკიცებულია TESTMODE (პინი 38). |
LED ქინძისთავები
- მოწყობილობა უზრუნველყოფს რვა პროგრამირებადი LED-ს, ორი თითო პორტში (PORT[0:3]LED[1:2]), რომელთა კონფიგურაცია შესაძლებელია მრავალი LED რეჟიმის მხარდასაჭერად. LED რეჟიმი კონფიგურირებულია LED_MODE კონფიგურაციის სამაგრით, ასევე LED საკონტროლო რეგისტრის 1 და 2-ის პორტისთვის სპეციფიკური ინსტანციებით. რვავე LED კონფიგურირებულია იდენტური ქცევით LED_MODE კონფიგურაციის სამაგრის მეშვეობით. პორტის სპეციფიკური LED კონფიგურაცია შეიძლება განხორციელდეს LED საკონტროლო რეესტრის 1 და 2-ის მეშვეობით. მხარდაჭერილი LED რეჟიმებია:
- ინდივიდუალური LED რეჟიმი (LED კონტროლის რეგისტრაცია 1, bit[6] = '1', LED_MODE ამოღებული)
- სამფერიანი LED რეჟიმი (LED კონტროლის რეგისტრაცია 1, ბიტი[6] = '1', LED_MODE ჩამოსაშლელი)
- გაძლიერებული LED რეჟიმი (LED Control Register 1, bit[6] = '0', LED_MODE გამოუყენებელი)
- LED-ების გამოსაყენებლად, ისინი უნდა იყოს ჩართული, როგორც GPIO და GPIO ალტერნატიული ფუნქციები. GPIO-ები უნდა იყოს კონფიგურირებული, როგორც გამომავალი, და უნდა იყოს არჩეული გამომავალი დრაივერის შესაბამისი ტიპი (გაშლილი გადინება ან დაწკაპუნება). თუ არჩეულია ღია გადინების ტიპი, გამომავალი დრაივერი ავტომატურად აირჩევს ღია წყაროს და ღია გადინებას შორის LED პოლარობის მიხედვით. PORT[3:0]_LED[2:1]_POL კონფიგურაციის ზოლები ადგენს LED ქინძისთავების ნაგულისხმევ პოლარობას. იხილეთ LAN8814 მონაცემთა ფურცლის განყოფილება 3.3.5, „LED პოლარობა (PORT[3:0]_LED[2:1]_POL)“ LED პოლარობის დამატებითი ინფორმაციისთვის. დამატებითი LED_MODE ინფორმაციისთვის იხილეთ განყოფილება 3.3.4, „LED Mode Select (LED_MODE)“ LAN8814 მონაცემთა ფურცლის.
LED MODE SELECT (LED_MODE)
- LED_MODE კონფიგურაციის სამაჯური ირჩევს ინდივიდუალურ-LED-ს (ამოწეული) ან სამფერი-LED (ჩამოწეული) რეჟიმებს შორის. რვა LED-ი კონფიგურირებულია იდენტური ქცევით. (იხ. ცხრილი 10-5.) LED_MODE კონფიგურაციის სამაგრი არის sampმიმავალი და ჩაკეტილი ჩართვა/გადატვირთვისას და განისაზღვრება შემდეგნაირად:
- 0: სამფერი-LED რეჟიმი
- 1: ინდივიდუალური LED რეჟიმი
- LED ფუნქციონირება აღწერილია განყოფილებაში 5.19, „LEDs“ LAN8814 მონაცემთა ფურცლის.
GPIO LED ფუნქციონალობა
| GPIO | პინ # | ალტერნატიული ფუნქცია | კონფიგურაციის სამაჯური |
| GPIO11 | 83 | PORT0LED1 | LED_MODE/PORT0_LED1_POL |
| GPIO12 | 84 | PORT0LED2 | PHYAD0/PORT0_LED2_POL |
| GPIO17 | 57 | PORT1LED1 | PORT1_LED1_POL |
შენიშვნა
- LED-ის ფუნქციონირების გასააქტიურებლად ან ამოსაღებად ან ჩამოსაშლელად, LED პოლარობა იღებს რეგისტრის ბიტის ინვერსიულ მნიშვნელობას.
- რეკომენდებულია 330Ω-დან 510Ω-მდე დენის ლიმიტის რეზისტორის და VDD25-ის გამოყენება LED ენერგიისთვის.
| GPIO | პინ # | ალტერნატიული ფუნქცია | კონფიგურაციის სამაჯური |
| GPIO18 | 58 | PORT1LED2 | PORT1_LED2_POL |
| GPIO19 | 60 | PORT2LED1 | PORT2_LED1_POL |
| GPIO20 | 61 | PORT2LED2 | PORT2_LED2_POL |
| GPIO13 | 85 | PORT3LED1 | PHYAD1 / PORT3_LED1_POL |
| GPIO14 | 86 | PORT3LED2 | PHYAD2 / PORT3_LED2_POL |
შენიშვნა
- LED-ის ფუნქციონირების გასააქტიურებლად ან ამოსაღებად ან ჩამოსაშლელად, LED პოლარობა იღებს რეგისტრის ბიტის ინვერსიულ მნიშვნელობას.
- რეკომენდებულია 330Ω-დან 510Ω-მდე დენის ლიმიტის რეზისტორის და VDD25-ის გამოყენება LED ენერგიისთვის.
PIN LED STRAPPING

სხვა ქინძისთავები
- COMA_MODE (პინი 36) შექმნილია იმისთვის, რომ შეინარჩუნოს PHY შეჩერებულ მდგომარეობაში სისტემის ინიციალიზაციის დასრულებამდე. როდესაც ჩართულია COMA_MODE პინის მაღლა აწევით, ყველა შეცდომა, სიგნალიზაცია, შეტყობინებები და ა.შ. ჩაქრება მანამ, სანამ COMA_MODE არ დაიწევს დაბლა. ეს სასარგებლოა მრავალჯერადი PHY-ის მქონე დიზაინებში, რადგან ის საშუალებას აძლევს ყველა შეცდომის აღკვეთას მთელი დაფის კონფიგურაციამდე. კომა რეჟიმი მუშაობს როგორც ნაჩვენებია ცხრილში 10-6. ამ მოწყობილობაში არ არის COMA რეჟიმის პინის რეგისტრაციის კონტროლი.
- Auto MDI/MDIX (წყვილის შეცვლა). ავტომატური MDI/MDI-X ფუნქცია გამორიცხავს იმის დადგენის აუცილებლობას, გამოიყენოს სწორი კაბელი თუ გადაკვეთის კაბელი მოწყობილობასა და მის ლინკ პარტნიორს შორის. ეს ავტომატური სენსორული ფუნქცია ამოიცნობს MDI/MDI-X წყვილის რუკებს ბმული პარტნიორისგან და შესაბამისად ანიჭებს მოწყობილობის MDI/MDI-X წყვილს. ცხრილი 10-6 გვიჩვენებს მოწყობილობის 10/100/1000 პინი კონფიგურაციის მინიჭებებს MDI/MDI-X პინების რუკებისთვის.
MDI/MDI-X PIN MAPPING
| პინი
(RJ-45 წყვილი) |
MDI | MDI-X | ||||
| 1000 BASE-T | 100 BASE-T | 10 BASE-T | 1000 BASE-T | 100 BASE-T | 10 BASE-T | |
| TXRXP/M_A (1,2) | A+/– | TX+/– | TX+/– | A+/– | RX+/– | RX+/– |
| TXRXP/M_B (3,6) | B+/– | RX+/– | RX+/– | B+/– | TX+/– | TX+/– |
| TXRXP/M_C (4,5) | C+/– | არ გამოიყენება | არ გამოიყენება | C+/– | არ გამოიყენება | არ გამოიყენება |
| პინი
(RJ-45 წყვილი) |
MDI | MDI-X | ||||
| 1000 BASE-T | 100 BASE-T | 10 BASE-T | 1000 BASE-T | 100 BASE-T | 10 BASE-T | |
| TXRXP/M_D (7,8) | D+/– | არ გამოიყენება | არ გამოიყენება | D+/– | არ გამოიყენება | არ გამოიყენება |
გამოუყენებელი და კავშირის გარეშე ქინძისთავები
NC ქინძისთავები (ქინძისთავები 91 და 92) არის შეუერთებელი ქინძისთავები. ისინი უნდა დარჩეს მცურავი.
ზოგადი გარე აწევა და ჩამოწევის რეზისტორები
- თუ არ არის მითითებული ასაწევი რეზისტორის მნიშვნელობა, რეკომენდებულია 4.7 kΩ რეზისტორი.
- თუ არ არის მითითებული ჩამოსაშლელი რეზისტორის მნიშვნელობა, რეკომენდებულია 1 kΩ ან 4.7 kΩ რეზისტორი.
აპარატურის შემოწმების სიის შეჯამება
ტექნიკის დიზაინის ჩამონათვალი
| განყოფილება | შეამოწმეთ | ახსნა | √ | შენიშვნები |
| ნაწილი 2.0, „ზოგადი კონ- სიდერაციები” | ნაწილი 2.1, „საჭირო მითითებები“ | ყველა საჭირო დოკუმენტი ხელთ არის. | ||
| განყოფილება 2.2, „Pin Check“ | ქინძისთავები ემთხვევა მონაცემთა ფურცელს. | |||
| განყოფილება 2.3, „მიწა“ | გადაამოწმეთ, გამოყენებულია თუ არა ერთი დამიწების მითითება, როგორც სისტემის დამიწება ყველა დამიწების ქინძისთავისთვის. შეამოწმეთ არის თუ არა შასის საფუძველი ხაზის გვერდითი დამიწისთვის. | |||
| განყოფილება 3.0, "ძალა" | განყოფილება 3.1, „ამჟამინდელი მოთხოვნები“ | მიმართეთ ცხრილი 3-1 იმის უზრუნველსაყოფად, რომ დენის ქინძისთავები სწორია. აირჩიეთ სწორი ელექტრომომარაგების კომპონენტები მინიმუმ 25%-დან 30%-მდე ზღვრით, სისტემის ენერგიის დიზაინის ყველაზე უარეს შემთხვევის საფუძველზე. | ||
| განყოფილება 3.2, „ელექტრომომარაგების თვითმფრინავები“ | PCB განლაგების შექმნისას იხილეთ ეს განყოფილება ელექტრომომარაგების თვითმფრინავის დიზაინისთვის. | |||
| განყოფილება 3.3, „ელექტრო ჩართვა კავშირი და ანალოგური ელექტრო თვითმფრინავის ფილტრაცია” | მიმართეთ სურათი 3-1 ელექტროენერგიის წრედის კავშირის შესამოწმებლად, კონდენსატორების გამოყოფისა და ფილტრაციისთვის. | |||
| განყოფილება 3.4, „ნაყარი განცალკევების სიმძლავრე- ტორები” | PCB განლაგების შექმნისას, იხილეთ ამ განყოფილებაში საჭირო ნაყარი გამოყოფის კონდენსატორი. | |||
| განყოფილება 4.0, „დაგრეხილი წყვილი მედია ინტერფეისი” | განყოფილება 4.1, „10/100/1000 Mbps ინტერ- სახის კავშირი” | დაადასტურეთ ყველა ანალოგური I/O pin კავშირი ოთხპორტიანი მიკროსქემის დიზაინისთვის, პროდუქტის დიზაინის მოთხოვნების საფუძველზე, რათა აირჩიოთ დიზაინი სურათი 4-1. | ||
| განყოფილება 4.2, „მაგნიტური კავშირი და RJ45 კავშირი” | გადაამოწმეთ მაგნიტური და საერთო რეჟიმის კონდენსატორების კავშირი სურათი 4-1. | |||
| განყოფილება 4.3, „PCB განლაგება განიხილეთ- რაციონი” | იხილეთ ეს განყოფილება PCB განლაგების დიზაინის მითითებისთვის, რათა შეამოწმოთ გიგაბიტის სპილენძის პორტის PCB განლაგების მოთხოვნა დაკმაყოფილებულია თუ არა. | |||
| ნაწილი 5.0, „QSGMII/Q- USGMII MAC ინტერფეისი” | განყოფილება 5.1, „QSGMII/Q-USGMII ქინძისთავები და კავშირი" | იხილეთ ეს განყოფილება სახელმძღვანელო მითითებისთვის, რათა დარწმუნდეთ, რომ დიზაინში გამოყენებულია QSGMII MAC ინტერფეისის სწორი ქინძისთავები. | ||
| განყოფილება 5.2, „QSGMII MAC“ | მიმართეთ სურათი 5-1 QSGMII MAC ინტერფეისისთვის დიზაინში ოთხ გარე QSGMII MAC-თან დასაკავშირებლად. | |||
| ნაწილი 5.3, „QSGMII MAC დიზაინი წესები” | იხილეთ ეს განყოფილება QSGMII MAC ინტერფეისის PCB დიზაინის მითითებისთვის. |
| განყოფილება | შეამოწმეთ | ახსნა | √ | შენიშვნები |
| განყოფილება 6.0, „მოწყობილობის საათები“ | განყოფილება 6.1, „საცნობარო საათი“ | იხილეთ ეს განყოფილება საორიენტაციო საათის სიხშირის და დიზაინის სწორი საცნობარო საათის ქინძისთავის არჩევისას. მიჰყევით PCB დიზაინში საჭირო განლაგებას. | ||
| ნაწილი 6.2, „სისტემის საათი და სინ- ქრონიკული Ethernet კავშირები" | იხილეთ ეს განყოფილება სისტემის საათისა და სინქრონული ეთერნეტის კავშირებისთვის. გადაამოწმეთ პინების სწორი კავშირები და მიჰყევით PCB დაფის განლაგების რეკომენდაციებს. | |||
| ნაწილი 6.3, „ერთჯერადი REFCLK შეყვანა” | მიმართეთ სურათი 6-1 ერთჯერადი საცნობარო შეყვანის საათის მიკროსქემის დიზაინისთვის და გამოიყენეთ სწორი რეზისტორის გამყოფი წრეში, ეფუძნება ცხრილი 6-1 რეზისტორების სწორი მნიშვნელობებისთვის. | |||
| ნაწილი 6.4, „დიფერენციალური REFCLK შეყვანა” | მიმართეთ სურათი 6-1 დიფერენციალური საცნობარო შეყვანის საათის წრედის დიზაინისთვის და გამოიყენეთ სწორი კონდენსატორის AC შეერთება დიზაინში. | |||
|
|
იხილეთ ეს განყოფილება და სურათი 7-1 ტიპიური აღდგენილი საათის წრედის დიზაინისთვის და გამოიყენეთ სწორი აღდგენილი საათის ქინძისთავები და სწორი კონფიგურაცია. | |||
| მიმართეთ სურათი 7-2 ტიპიური სინქრონული Ethernet საათის წრედის დიზაინისთვის და გამოიყენეთ სწორი აღდგენილი საათის ქინძისთავები და სწორი კონფიგურაცია. | ||||
| მიმართეთ სურათი 7-3 ტიპიური სინქრონული Ethernet საათის წრედის დიზაინის Daisy Chain-ის კონფიგურაციისთვის და გამოიყენეთ სწორი აღდგენილი საათის ქინძისთავები და სწორი კონფიგურაცია. | ||||
| განყოფილება 8.0, „1588 მხარდაჭერა“ | განყოფილება 8.1, „IEEE 1588 Pin Connect- იონები” | მიმართეთ ცხრილი 8-1 რომ შეარჩიოთ სწორი 1588 დიფერენციალური საათის ქინძისთავები დიზაინში. | ||
| ნაწილი 8.2, „1588 Serial Timestamp ინტერფეისი” | მიმართეთ ცხრილი 8-2 გამოიყენოს სწორი 1588 სერიული დროamp ინტერფეისის ქინძისთავები დიზაინში. იხილეთ ეს განყოფილება 1588 სერიული დროისთვისamp ინტერფეისის საცნობარო დიზაინის კავშირი. | |||
| ნაწილი 9.0, „ციფრული ინტერ- სახე და I/O” | განყოფილება 9.1, „MIIM (MDIO) ინტერფეისი“ | იხილეთ ეს განყოფილება MIIM ინტერფეისის მიკროსქემის დიზაინისთვის. | ||
| განყოფილება 9.2, „GPIO ქინძისთავები“ | შეამოწმეთ, გამოიყენება თუ არა სწორი PHY მისამართის ქინძისთავები ცხრილი 9-1 დიზაინის საჭირო PHY მისამართის სწორი კონფიგურაციისთვის. | |||
| ნაწილი 9.3, „ჯTAG ქინძისთავები” | მიმართეთ ცხრილი 9-2 და აღწერილობები ამ განყოფილებაში ყველა ჯTAG ქინძისთავები მიკროსქემის დიზაინში. | |||
| განყოფილება | შეამოწმეთ | ახსნა | √ | შენიშვნები |
| განყოფილება 10.0, „სხვა- ნერვიული” | განყოფილება 10.1, „გადატვირთვა“ | მიმართეთ ცხრილი 10-1 გამოიყენოს სწორი გადატვირთვის პინი და შეამოწმოს, შეესაბამება თუ არა დაპროექტებული გადატვირთვის წრე გადატვირთვის დროის მოთხოვნას. | ||
| განყოფილება 10.2, „PLL/საათები“ | მიმართეთ ცხრილი 10-2 რომ შეარჩიოთ საცნობარო საათის სწორი კონფიგურაცია და დარწმუნდეთ, რომ სწორი ქინძისთავები არის დაკავშირებული. | |||
| განყოფილება 10.3, „საცნობარო რეზისტორი“ | მიმართეთ ცხრილი 10-3 რომ შეარჩიოთ რეფერენციული რეზისტორის მიკერძოებული ქინძისთავები დიზაინში. დარწმუნდით, რომ დააკავშირეთ 6.04 kΩ 1% რეზისტორს შორის ISET და GND. გარდა ამისა, დარწმუნდით, რომ დააკავშირეთ 200 kΩ 1% რეზისტორი RES_REF ქინძისთავები და GND. | |||
| განყოფილება 10.4, „ტესტის რეჟიმი“ | შეამოწმეთ სწორია თუ არა TESTMODE პინის დაყენება გამოიყენება საფუძველზე ცხრილი 10-4. | |||
| განყოფილება 10.5, „LED ქინძისთავები“ | შეამოწმეთ, გამოიყენება თუ არა სწორი LED ქინძისთავები ცხრილი 10-5, მიმდინარე ლიმიტის რეზისტორები და LED სიმძლავრე. | |||
| განყოფილება 10.7, „სხვა ქინძისთავები“ | ამისთვის COMA_MODE, შეამოწმეთ ეს განყოფილება სწორი დიზაინისთვის. | |||
| განყოფილება 10.8, „გამოუყენებელი და არა-კონ- დამაგრების ქინძისთავები” | შეამოწმეთ, თუ ყველა დაჯავშნილი პინი და NC პინი არ არის დაკავშირებული. | |||
| პუნქტი 10.9, „ზოგადი გარე მოზიდვა- მაღლა და ჩამოწევის რეზისტორები” | ზოგადად, რეკომენდირებულია გამოიყენოს 4.7 kΩ ასაწევი რეზისტორი და 1 kΩ ჩამოსაშლელი რეზისტორი. |
გადასინჯვის ისტორია
| გადასინჯვის დონე და თარიღი | განყოფილება / ფიგურა / ჩანაწერი | შესწორება |
| DS00004514A (04-11-22) | თავდაპირველი გამოშვება | |
მიკროჩიპი WEB საიტი
Microchip უზრუნველყოფს ონლაინ მხარდაჭერას ჩვენი WWW საიტის მეშვეობით www.microchip.com. ეს web საიტი გამოიყენება, როგორც საშუალება files და ინფორმაცია ადვილად ხელმისაწვდომი მომხმარებლებისთვის. ხელმისაწვდომია თქვენი საყვარელი ინტერნეტ ბრაუზერის გამოყენებით web საიტი შეიცავს შემდეგ ინფორმაციას:
- პროდუქტის მხარდაჭერა – მონაცემთა ფურცლები და შეცდომები, განაცხადის შენიშვნები და სampპროგრამები, დიზაინის რესურსები, მომხმარებლის სახელმძღვანელოები და ტექნიკის მხარდაჭერის დოკუმენტები, უახლესი პროგრამული უზრუნველყოფის გამოშვებები და დაარქივებული პროგრამული უზრუნველყოფა
- ზოგადი ტექნიკური მხარდაჭერა - ხშირად დასმული კითხვები (FAQ), ტექნიკური მხარდაჭერის მოთხოვნები, ონლაინ სადისკუსიო ჯგუფები, მიკროჩიპის საკონსულტაციო პროგრამის წევრების სია
- Microchip-ის ბიზნესი – პროდუქტის ამომრჩეველი და შეკვეთის სახელმძღვანელო, მიკროჩიპის უახლესი პრესრელიზები, სემინარების და ღონისძიებების ჩამონათვალი, მიკროჩიპების გაყიდვების ოფისების, დისტრიბუტორებისა და ქარხნების წარმომადგენლების ჩამონათვალი.
მომხმარებლის ცვლილების შეტყობინებების სერვისი
Microchip-ის მომხმარებელთა შეტყობინებების სერვისი ეხმარება კლიენტებს მიკროჩიპის პროდუქტებზე არსებული ინფორმაცია. აბონენტები მიიღებენ ელფოსტით შეტყობინებას, როდესაც არის ცვლილებები, განახლებები, გადასინჯვები ან შეცდომის შემთხვევები, რომლებიც დაკავშირებულია კონკრეტულ პროდუქტის ოჯახთან ან საინტერესო განვითარების ინსტრუმენტთან. რეგისტრაციისთვის შედით მიკროჩიპზე web საიტი ზე www.microchip.com. "მხარდაჭერის" განყოფილებაში დააჭირეთ "მომხმარებლის ცვლილების შეტყობინებას" და მიჰყევით რეგისტრაციის ინსტრუქციას.
მომხმარებელთა მხარდაჭერა
Microchip-ის პროდუქტების მომხმარებლებს შეუძლიათ მიიღონ დახმარება რამდენიმე არხით:
- დისტრიბუტორი ან წარმომადგენელი
- ადგილობრივი გაყიდვების ოფისი
- საველე განაცხადის ინჟინერი (FAE)
- ტექნიკური მხარდაჭერა
კლიენტებმა მხარდაჭერისთვის უნდა დაუკავშირდნენ თავიანთ დისტრიბუტორს, წარმომადგენელს ან საველე განაცხადის ინჟინერს (FAE). ადგილობრივი გაყიდვების ოფისები ასევე ხელმისაწვდომია მომხმარებლების დასახმარებლად. გაყიდვების ოფისებისა და მდებარეობების ჩამონათვალი მოცემულია ამ დოკუმენტის უკანა ნაწილში. ტექნიკური მხარდაჭერა ხელმისაწვდომია მეშვეობით web საიტი: http://microchip.com/support
გაითვალისწინეთ კოდის დაცვის ფუნქციის შემდეგი დეტალები მიკროჩიპის პროდუქტებზე:
- მიკროჩიპის პროდუქტები აკმაყოფილებს სპეციფიკაციებს, რომლებიც მოცემულია მიკროჩიპის მონაცემთა ფურცელში.
- Microchip თვლის, რომ მისი ოჯახის პროდუქტები უსაფრთხოა, როდესაც გამოიყენება დანიშნულებისამებრ, ოპერაციული სპეციფიკაციების ფარგლებში და ნორმალურ პირობებში.
- მიკროჩიპი აფასებს და აგრესიულად იცავს მის ინტელექტუალურ საკუთრების უფლებებს. მიკროჩიპის პროდუქტის კოდის დაცვის მახასიათებლების დარღვევის მცდელობა მკაცრად აკრძალულია და შესაძლოა არღვევდეს ციფრული ათასწლეულის საავტორო უფლებების აქტს.
- არც მიკროჩიპი და არც ნახევარგამტარების სხვა მწარმოებელი არ იძლევა მისი კოდის უსაფრთხოების გარანტიას. კოდის დაცვა არ ნიშნავს იმას, რომ ჩვენ გარანტიას ვაძლევთ პროდუქტის „შეურღვევია“. კოდის დაცვა მუდმივად ვითარდება. მიკროჩიპი მოწოდებულია მუდმივად გააუმჯობესოს ჩვენი პროდუქციის კოდის დაცვის მახასიათებლები.
ეს პუბლიკაცია და აქ არსებული ინფორმაცია შეიძლება გამოყენებულ იქნას მხოლოდ Microchip-ის პროდუქტებთან, მათ შორის მიკროჩიპის პროდუქტების დიზაინის, ტესტირებისა და ინტეგრაციისთვის თქვენს აპლიკაციაში. ამ ინფორმაციის ნებისმიერი სხვა გზით გამოყენება არღვევს წინამდებარე პირობებს. ინფორმაცია მოწყობილობის აპლიკაციებთან დაკავშირებით მოწოდებულია მხოლოდ თქვენი მოხერხებულობისთვის და შეიძლება შეიცვალოს განახლებებით. თქვენი პასუხისმგებლობაა უზრუნველყოთ, რომ თქვენი აპლიკაცია აკმაყოფილებს თქვენს სპეციფიკაციებს. დაუკავშირდით თქვენს ადგილობრივ მიკროჩიპის გაყიდვების ოფისს დამატებითი მხარდაჭერისთვის ან მიიღეთ დამატებითი მხარდაჭერა აქ https://www.microchip.com/en-us/support/designhelp/client-support-services.
ეს ინფორმაცია მოწოდებულია მიკროჩიპის მიერ "როგორც არის". მიკროჩიპი არ იძლევა რაიმე სახის წარმომადგენლობას ან გარანტიას, გამოხატულს თუ ნაგულისხმევს, წერილობით თუ ზეპირს, კანონმდებლობას თუ სხვაგვარად. მოხერხებულობა და შესაფერისი მიზნისთვის, ან მის მდგომარეობასთან, ხარისხთან ან შესრულებასთან დაკავშირებული გარანტიები. არავითარ შემთხვევაში მიკროჩიპი არ იქნება პასუხისმგებელი რაიმე სახის არაპირდაპირ, სპეციალურ, სადამსჯელო, შემთხვევით ან თანმიმდევრულ დანაკარგზე, დაზიანებაზე, ღირებულებაზე ან ხარჯზე, რაც არ უნდა იყოს დაკავშირებული ჩვენთან, მიკროჩიპი იყო რჩეული შესაძლებლობის ან ზიანის განჭვრეტა შესაძლებელია.
კანონით დაშვებული მაქსიმალურად, მიკროჩიპის მთლიანი პასუხისმგებლობა ყველა პრეტენზიაზე, ინფორმაციასთან ან მის გამოყენებასთან დაკავშირებული რაიმე ფორმით, არ აღემატება საფასურის ოდენობას, ასეთის არსებობის შემთხვევაში, რომ თქვენ პირდაპირ გადაიხადეთ მიკროჩიპს ინფორმაციის მისაღებად. მიკროჩიპის მოწყობილობების გამოყენება სიცოცხლის მხარდაჭერისა და/ან უსაფრთხოების აპლიკაციებში მთლიანად მყიდველის რისკის ქვეშაა და მყიდველი თანახმაა დაიცვას, აანაზღაუროს და შეინახოს უვნებელი მიკროჩიპი ნებისმიერი და ყველა ზიანისგან, პრეტენზიისგან, სარჩელისგან ან ხარჯისგან. არანაირი ლიცენზია არ არის გადაცემული, ირიბად ან სხვაგვარად, ნებისმიერი მიკროჩიპის ინტელექტუალური საკუთრების უფლებით, თუ სხვა რამ არ არის მითითებული.
სავაჭრო ნიშნები
მიკროჩიპის სახელი და ლოგო, მიკროჩიპის ლოგო, Adaptec, AnyRate, AVR, AVR ლოგო, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq,LinkMDChe, KL maXTouch, MediaLB, megaAVR, Microsemi, Microsemi ლოგო, MOST, MOST ლოგო, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 ლოგო, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SuperFST, Logo , Symmetricom, SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron და XMEGA არის მიკროჩიპის ტექნოლოგიის რეგისტრირებული სავაჭრო ნიშნები, რომლებიც ინკორპორირებულია აშშ-ში და სხვა ქვეყნებში. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch
Flashtec, ჰიპერსიჩქარის კონტროლი, HyperLight დატვირთვა, IntelliMOS, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus ლოგო, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimeProvi, TimePic, TrueTime, WinPath და ZL არის მიკროჩიპის ტექნოლოგიის რეგისტრირებული სავაჭრო ნიშნები, რომლებიც ჩართულია აშშ-ში მიმდებარე Key Suppression-ში, AKS, ანალოგური ციფრული ასაკისთვის, ნებისმიერი კონდენსატორი, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, CodeGuardy C. , CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, დინამიური საშუალო შესატყვისი, DAM, ECAN, ესპრესო T1S, EtherGREEN, GridTime, IdealBridge სერიული სერიული პროგრამირება, ICSP, INICnet, ინტელექტუალური-Chip-დამბლოკავი, პარალელურად. -ჩვენება, maxCrypto, მაქსView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB სერტიფიცირებული ლოგო, MPLIB, MPLINK, MultiTRAK, NetDetach, NVM Express
NVMe, ყოვლისმომცველი კოდის გენერაცია, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple ბლოკერი, RTAX, RTG4, SAM-ICE, სერიული Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect და ZENA არის Microchip Technology-ის სავაჭრო ნიშნები, რომლებიც ინკორპორირებულია აშშ-ში და სხვა ქვეყნებში. SQTP არის Microchip Technology-ის სერვისის ნიშანი, რომელიც ინკორპორირებულია აშშ-ში. Adaptec ლოგო, სიხშირე მოთხოვნილზე, სილიკონის შენახვის ტექნოლოგია, Symmcom და Trusted Time არის Microchip Technology Inc.-ის რეგისტრირებული სავაჭრო ნიშნები სხვა ქვეყნებში. GestIC არის Microchip Technology Germany II GmbH & Co. KG-ის რეგისტრირებული სავაჭრო ნიშანი, Microchip Technology Inc.-ის შვილობილი კომპანია, სხვა ქვეყნებში. აქ ნახსენები ყველა სხვა სავაჭრო ნიშანი მათი შესაბამისი კომპანიების საკუთრებაა. © 2022, Microchip Technology Incorporated და მისი შვილობილი კომპანიები. Ყველა უფლება დაცულია. ISBN: 978-1-6683-0216-3
Microchip-ის ხარისხის მართვის სისტემების შესახებ ინფორმაციისთვის ეწვიეთ www.microchip.com/quality.
გაყიდვები და მომსახურება მსოფლიოში
ამერიკა
კორპორატიული ოფისი 2355 West Chandler Blvd. ჩენდლერი, AZ 85224-6199
- ტელ: 480-792-7200
- ფაქსი: 480-792-7277
ტექნიკური მხარდაჭერა:
- http://www.microchip.com/support
- Web მისამართი: www.microchip.com
DS00004514A-გვერდი 30 2022 Microchip Technology Inc. და მისი შვილობილი კომპანიები
დოკუმენტები / რესურსები
![]() |
MICROCHIP LAN8814 ტექნიკის დიზაინის ჩამონათვალი [pdf] მომხმარებლის სახელმძღვანელო LAN8814 აპარატურის დიზაინის ჩამონათვალი, LAN8814, ტექნიკის დიზაინის ჩამონათვალი, დიზაინის ჩამონათვალი |





