მიკროჩიპი-ლოგო

MICROCHIP v2.3 Gen 2 მოწყობილობის კონტროლერი

MICROCHIP-v2-3-Gen-2-Device-Controller-PRODUCT

შესავალი

დასვით შეკითხვა

ეს CoreRxIODBitAlign ზოგადი ტრენინგის IP გამოიყენება IO გადაცემის ბლოკში, Rx გზაზე, Bit Alignment-ისთვის, გამოყენებული მონაცემებისა და პროტოკოლისგან დამოუკიდებლად. CoreRxIODBitAlign გაძლევთ საშუალებას შეცვალოთ დაყოვნება მონაცემთა ბილიკზე საათის ბილიკთან შედარებით.

CoreRxIODBitAlign რეზიუმე

ბირთვი ვერსია ეს დოკუმენტი ვრცელდება CoreRxIODBitAlign v2.3-ზე
მხარდაჭერილი მოწყობილობა CoreRxIODBitAlign მხარს უჭერს შემდეგ ოჯახებს:
ოჯახები • PolarFire® SoC
  • PolarFire
  შენიშვნა: დამატებითი ინფორმაციისთვის ეწვიეთ პროდუქტის გვერდი
მხარდაჭერილი ხელსაწყოების ნაკადი საჭიროებს Libero® SoC v12.0 ან უფრო გვიან გამოშვებებს
მხარდაჭერილი ინტერფეისები
ლიცენზირება CoreRxIODBitAlign არ საჭიროებს ლიცენზიას
ინსტალაციის ინსტრუქციები CoreRxIODBitAlign უნდა იყოს დაინსტალირებული Libero SoC პროგრამული უზრუნველყოფის IP კატალოგში ავტომატურად, IP Catalog განახლების ფუნქციის მეშვეობით Libero SoC პროგრამულ უზრუნველყოფაში, ან ის ხელით ჩამოიტვირთება კატალოგიდან. მას შემდეგ, რაც IP ბირთვი დაინსტალირდება Libero SoC პროგრამული უზრუნველყოფის IP კატალოგში, მისი კონფიგურაცია, გენერირება და ინსტალაცია ხდება SmartDesign-ში, Libero პროექტში ჩართვისთვის.
მოწყობილობის გამოყენება და

შესრულება

CoreRxIODBitAlign-ის გამოყენებისა და მუშაობის შესახებ ინფორმაციის შეჯამება ჩამოთვლილია 8-ში. Device Utilization and Perფორმალობა

CoreRxIODBitAlign ცვლილების ჟურნალის ინფორმაცია

ეს განყოფილება გთავაზობთ ყოვლისმომცველ მიმოხილვასview ახლად ჩართული ფუნქციებიდან, დაწყებული უახლესი გამოშვებით. მოგვარებული პრობლემების შესახებ დამატებითი ინფორმაციისთვის იხილეთ განყოფილება 7. გადაჭრილი საკითხები.

CoreRxIODBitAlign v2.3 რა არის ახალი                   • განახლებულია MIPI-ზე დაფუძნებული სასწავლო მექანიზმისთვის
CoreRxIODBitAlign v2.2 რა არის ახალი        • დამატებულია მარცხენა და მარჯვენა EYE Tap აჭიანურებს ინფორმაციას ზედა მოდულში

მახასიათებლები

დასვით შეკითხვა

CoreRxIODBitAlign აქვს შემდეგი მახასიათებლები:

  • მხარს უჭერს ბიტების გასწორებას თვალის სხვადასხვა სიგანეებით 1–7
  • მხარს უჭერს სხვადასხვა Fabric Double Data Rate (DDR) რეჟიმებს 2/4/3p5/5
  • მხარს უჭერს Skip and Restart/Hold მექანიზმს
  • მხარს უჭერს მობილური ინდუსტრიის პროცესორის ინტერფეისის (MIPI) ტრენინგს LP სიგნალის დაწყების ჩარჩოს მეშვეობით
  • მხარს უჭერს 256 შეხების დაყოვნებას ბიტის გასწორებისთვის

ფუნქციური აღწერა

დასვით შეკითხვა

CoreRxIODBit გასწორება Rx IOD ინტერფეისთან

დასვით შეკითხვა

შემდეგი სურათი გვიჩვენებს CoreRxIODBitAlign-ის მაღალი დონის ბლოკ დიაგრამას.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-1

  • აღწერა ეხება CoreRxIODBitAlign-ს, რომელიც მხარს უჭერს PolarFire® და PolarFire SoC მოწყობილობებს.
  • CoreRxIODBitAlign ატარებს ტრენინგს და ასევე პასუხისმგებელია IO Digital (IOD) მოწყობილობებისა და IO Gearing (IOG) ინტერფეისზე, რათა მხარი დაუჭიროს როგორც დინამიურ წყაროს, შეფერხებების კორექტირებით მონაცემთა სწორად აღების მიზნით.
  • სასწავლო მექანიზმის სრული ნაკადი ახსნილია 5. დროის დიაგრამების განყოფილებაში.
  • CoreRxIODBitAlign დინამიურად მხარს უჭერს მონაცემთა გზიდან დაყოვნების დამატებას ან ამოღებას საათის ბილიკთან შედარებით. აქ RX_DDRX_DYN ინტერფეისი უზრუნველყოფს CoreRxIODBitAlign-ის კონტროლს, რათა შეასრულოს clock-to-data margin-ის ტრენინგი შეხების შეფერხებების დამატებით აღმავალი მიმართულებით. CoreRxIODBitAlign, თავის მხრივ, მოგვიანებით ხელახლაview (თითოეული შეხების დაყოვნების ნამატიდან), ინახავს უკუკავშირის სტატუსის დროშებს RX_DDRX_DYN ინტერფეისიდან.
  • CoreRxIODBitAlign აგრძელებს ვარჯიშს ყოველი შეხების გაზრდისთვის, სანამ RX_DDRX_DYN ინტერფეისი არ მიაღწევს დიაპაზონის საზღვრებს გარეთ არსებულ მდგომარეობას.
  • დაბოლოს, CoreRxIODBitAlign ასუფთავებს უკუკავშირის სტატუსის დროშებს. ეს ნაბიჯი ოპტიმიზაციას უკეთებს და ითვლის მონაცემთა ბიტის გასწორებას საათის კიდეებიდან 90 გრადუსით.
  • საბოლოო გამოთვლილი შეხების შეფერხებები იტვირთება RX_DDRX_DYN ინტერფეისში ბიტების გასწორების ტრენინგის დასასრულებლად.
  • ამ CoreRxIODBitAlign-ის მიერ მხარდაჭერილი ფუნქციები დეტალურად არის ჩამოთვლილი შემდეგნაირად.

დინამიური გადამზადების მექანიზმი

დასვით შეკითხვა

  • CoreRxIODBitAlign განუწყვეტლივ აკონტროლებს გამოხმაურების სტატუსის დროშებს (IOD_EARLY/IOD_LATE) და ამოწმებს დროშების გადართვას.
  • IP პირველ რიგში არეგულირებს ადრე გამოთვლილ ონკანებს +/- 4 შეხებით ზემოთ ან ქვევით მიმართულებით. მაშინაც კი, თუ დროშები გადაირთვება, IP ხელახლა იწყებს ტრენინგს.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-2

შეკავების მექანიზმი (დასვით შეკითხვა)

  • ეს ფუნქცია გამოიყენება მაშინ, როდესაც ტრენინგი უნდა იყოს შეჩერებულ მდგომარეობაში. BIT_ALGN_HOLD არის აქტიურ მაღალ დონეზე დაფუძნებული შენატანი და უნდა იყოს დამტკიცებული, რომ შენარჩუნდება და აკრძალულია ტრენინგის გასაგრძელებლად.
  • HOLD_TRNG პარამეტრი უნდა იყოს 1-ზე დაყენებული კონფიგურატორში, რომ ჩართოთ ეს ფუნქცია. ეს პარამეტრი ნაგულისხმევად დაყენებულია 0-ზე.

მექანიზმის გადატვირთვა (დასვით შეკითხვა)

  • ეს ფუნქცია გამოიყენება ტრენინგის გადატვირთვისთვის. ტრენინგის ხელახლა დასაწყებად, BIT_ALGN_RSTRT შეყვანა უნდა იყოს დადასტურებული ერთი საათის პულსის სერიულ საათზე (SCLK).
  • ეს იწყებს IP-ის რბილ გადატვირთვას, რომელიც აყენებს BIT_ALGN_DONE-ს 0-ზე და BIT_ALGN_START-ზე 1-ზე.

გამოტოვების მექანიზმი (დასვით შეკითხვა)

  • ეს ფუნქცია გამოიყენება მაშინ, როდესაც ტრენინგი არ არის საჭირო და შესაძლებელია სრული ვარჯიშის გვერდის ავლით. BIT_ALGN_SKIP არის აქტიური მაღალ დონეზე დაფუძნებული შენატანი და უნდა იყოს დამტკიცებული სრული ტრენინგის გამოტოვებისთვის.
  • SKIP_TRNG პარამეტრი უნდა იყოს დაყენებული 1-ზე კონფიგურატორში, რომ ჩართოთ ეს ფუნქცია. ეს პარამეტრი ნაგულისხმევად დაყენებულია 0-ზე.

MIPI-ზე დაფუძნებული სასწავლო მექანიზმი (დასვით შეკითხვა)

  • MIPI_TRNG პარამეტრი დაყენებული უნდა იყოს 1-ზე კონფიგურატორში, რომ ჩართოთ ეს ფუნქცია. თუ დაყენებულია, მაშინ LP_IN შეყვანის პორტი დაემატება CoreRxIODBitAlign-ს.
  • IP აღმოაჩენს LP_IN შეყვანის პორტის დაცემას, რაც მიუთითებს ტრენინგის დასაწყებად ჩარჩოს სწორ დაწყებაზე.

CoreRxIODBitAlign პარამეტრები და ინტერფეისის სიგნალები

დასვით შეკითხვა

კონფიგურაციის GUI პარამეტრები (დასვით შეკითხვა)

არ არსებობს კონფიგურაციის პარამეტრები ამ ძირითადი გამოშვებისთვის.

პორტები (დასვით შეკითხვა)

შემდეგი ცხრილი ჩამოთვლის შემავალ და გამომავალ სიგნალებს, რომლებიც გამოიყენება CoreRxIODBitAlign-ის დიზაინში.

ცხრილი 3-1. შემავალი და გამომავალი სიგნალები

სიგნალი მიმართულება პორტის სიგანე (ბიტი) აღწერა
საათები და გადატვირთვა
აბრეშუმი შეყვანა 1 ნაჭრის საათი
PLL_LOCK შეყვანა 1 PLL საკეტი
გადატვირთვა შეყვანა 1 აქტიური-დაბალი ასინქრონული გადატვირთვა
მონაცემთა ავტობუსი და კონტროლი
IOD_EARLY შეყვანა 1 მონაცემთა თვალის მონიტორის ადრეული დროშა
IOD_LATE შეყვანა 1 მონაცემთა თვალის მონიტორის გვიან დროშა
IOD_ OOR შეყვანა 1 მონაცემთა თვალის მონიტორი დიაპაზონის საზღვრებს გარეთ დაყოვნების ხაზისთვის
BIT_ALGN_EYE_IN შეყვანა 3 მომხმარებელი ადგენს მონაცემთა თვალის მონიტორის სიგანეს
BIT_ALGN_RSTRT შეყვანა 1 Bit Align ტრენინგის გადატვირთვა (პულსზე დაფუძნებული მტკიცება) 1— ვარჯიშის გადატვირთვა 0— ვარჯიშის გადატვირთვა არ არის
BIT_ALGN_CLR_FLGS გამომავალი 1 ადრეული ან გვიანი დროშების გასუფთავება
BIT_ALGN_LOAD გამომავალი 1 ნაგულისხმევი ჩატვირთვა
BIT_ALGN_DIR გამომავალი 1 დაყოვნებული ხაზის ზემოთ ან ქვემოთ მიმართულება 1- ზევით (ნამატით 1 შეხებით) 0- ქვემოთ (შემცირება 1 შეხებით)
BIT_ALGN_MOVE გამომავალი 1 გაზარდეთ დაყოვნება მოძრაობის პულსზე
BIT_ALIGN_SKIP შეყვანა 1 Bit Align სასწავლო გამოტოვება (დონეზე დაფუძნებული მტკიცება)

1— გამოტოვეთ ტრენინგი და მოქმედებს მხოლოდ მაშინ, როდესაც SKIP_TRNG პარამეტრი დაყენებულია 1-ზე

0— ვარჯიში ჩვეულებრივად უნდა მიმდინარეობდეს

BIT_ALIGN_HOLD შეყვანა 1 Bit Align სასწავლო შეჩერება (დონეზე დაფუძნებული მტკიცება)

1— გააჩერეთ ტრენინგი და მოქმედებს მხოლოდ მაშინ, როდესაც HOLD_TRNG პარამეტრი დაყენებულია 1-ზე

0— ვარჯიში ჩვეულებრივად უნდა მიმდინარეობდეს

BIT_ALIGN_ERR გამომავალი 1 Bit Align სასწავლო შეცდომა (დონეზე დაფუძნებული მტკიცება) 1— შეცდომა 0— შეცდომა არ არის
BIT_ALGN_START გამომავალი 1 Bit Align ტრენინგის დაწყება (დონეზე დაფუძნებული მტკიცება) 1— დაიწყო 0— არ დაიწყო
BIT_ALGN_DONE გამომავალი 1 Bit Align ტრენინგი შესრულებულია (დონეზე დაფუძნებული მტკიცება) 1— დასრულებული 0— არ დასრულებულა
სიგნალი მიმართულება პორტის სიგანე (ბიტი) აღწერა
LP_IN შეყვანა 1 MIPI-ზე დაფუძნებული ჩარჩო ტრენინგი (დონეზე დაფუძნებული მტკიცება)

1— Active-Low სიგნალი უნდა იყოს დაბალი, რათა მიუთითებდეს კადრის დაწყებაზე და უნდა შემცირდეს მხოლოდ ჩარჩოს ბოლოს.

0— ვარჯიში ჩვეულებრივად უნდა მიმდინარეობდეს და ეს სიგნალი შიგადაშიგ დაბალი უნდა იყოს.

DEM_BIT_ALGN_TAPDLY გამომავალი 8 გამოითვლება TAP-ის შეფერხებები და ძალაშია BIT_ALGN_DONE IP-ის მიერ მაღალი დონის დაყენების შემდეგ.
RX_BIT_ALIGN_LEFT_WIN გამომავალი 8 მარცხენა მონაცემთა თვალის მონიტორის მნიშვნელობა

შენიშვნა: მნიშვნელობები მოქმედებს მხოლოდ მაშინ, როდესაც გამომავალი BIT_ALGN_DONE დაყენებულია 1-ზე, ხოლო გამომავალი BIT_ALGN_START დაყენებულია 0-ზე. თუ პარამეტრი SKIP_TRNG დაყენებულია, ის აბრუნებს 0-ს.

RX_BIT_ALIGN_RGHT_WIN გამომავალი 8 მარჯვენა მონაცემთა თვალის მონიტორის მნიშვნელობა

შენიშვნა: მნიშვნელობები მოქმედებს მხოლოდ მაშინ, როდესაც გამომავალი BIT_ALGN_DONE დაყენებულია 1-ზე, ხოლო გამომავალი BIT_ALGN_START დაყენებულია 0-ზე. თუ პარამეტრი SKIP_TRNG დაყენებულია, ის აბრუნებს 0-ს.

CoreRxIODBitAlign-ის დანერგვა Libero Design Suite-ში

დასვით შეკითხვა

SmartDesign (დასვით შეკითხვა)

  • CoreRxIODBitAlign წინასწარ არის დაინსტალირებული SmartDesign IP განლაგების დიზაინის გარემოში. შემდეგი სურათი გვიჩვენებს ყოფილიampინსტანციური CoreRxIODBitAlign-ის ლე.
  • ბირთვის კონფიგურაცია ხდება SmartDesign-ის კონფიგურაციის ფანჯრის გამოყენებით, როგორც ეს ნაჩვენებია სურათზე 4-2.
  • დამატებითი ინფორმაციისთვის SmartDesign-ის გამოყენების შესახებ ბირთვების ინსტალაციისა და გენერირების მიზნით, იხ SmartDesign მომხმარებლის სახელმძღვანელო.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-3

CoreRxIODBitAlign-ის კონფიგურაცია SmartDesign-ში (დასვით შეკითხვა)

  • ბირთვი კონფიგურირებულია კონფიგურაციის GUI-ის გამოყენებით SmartDesign-ში, როგორც ნაჩვენებია შემდეგ ფიგურაში.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-4

სიმულაციური ნაკადები (დასვით შეკითხვა)

  • მომხმარებლის ტესტის ადგილი CoreRxIODBitAlign-ისთვის შედის ყველა გამოშვებაში.
  • სიმულაციების გასაშვებად, შეასრულეთ შემდეგი ნაბიჯი: აირჩიეთ User Testbench flow SmartDesign-ში და შემდეგ დააწკაპუნეთ Save and Generate გენერაციის პანელზე.
  • მომხმარებლის testbench შეირჩევა ძირითადი testbench Configuration GUI-ის მეშვეობით. როდესაც SmartDesign აგენერირებს Libero® SoC პროექტს, ის დააინსტალირებს მომხმარებლის ტესტის ადგილს files.
  • მომხმარებლის testbench-ის გასაშვებად, დააყენეთ დიზაინის ფესვი CoreRxIODBitAlign ინსტანციაზე Libero SoC დიზაინის იერარქიის პანელში და შემდეგ დააწკაპუნეთ Simulation-ზე Libero SoC Design Flow ფანჯარაში.
  • ეს იწვევს ModelSim®-ს და ავტომატურად აწარმოებს სიმულაციას.
  • ქვემოთ მოყვანილი სურათი გვიჩვენებს ყოფილსampსიმულაციური ქვესისტემის ლე. ის იყენებს IOG_IOD კომპონენტს DDRX4 და DDTX4 loopback რეჟიმში CoreRxIODBitAlign სიმულაციისთვის.
  • აქ გენერირებული PRBS მონაცემები DDTX4-ის მიერ სერიულად გადაიცემა DDRX4-ზე და ბოლოს, PRBS შემოწმება გამოიყენება ტრენინგის დასრულების შემდეგ მონაცემთა მთლიანობის შესამოწმებლად.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-5

სინთეზი Libero SoC-ში (დასვით შეკითხვა)

  • კონფიგურაციის GUI-ში არჩეული კონფიგურაციით სინთეზის გასაშვებად, სათანადოდ დააყენეთ დიზაინის ფესვი. Implement Design-ში, Design Flow ჩანართში, დააწკაპუნეთ მარჯვენა ღილაკით Synthesize-ზე და დააჭირეთ Run-ს.

ადგილი და მარშრუტი Libero SoC-ში (დასვით შეკითხვა)

  • დიზაინის ფესვის სათანადოდ დაყენების შემდეგ და გაუშვით Synthesis. დიზაინის დანერგვის ჩანართში Design Flow, დააწკაპუნეთ მარჯვენა ღილაკით Place and Route-ზე და დააჭირეთ Run-ს.

სისტემის ინტეგრაცია (დასვით შეკითხვა)

  • ეს განყოფილება მიუთითებს CoreRxIODBitAlign-ის ინტეგრაციის გასაადვილებლად.
  • გამოყენებული Rx/Tx IOG მხარს უჭერს მრავალ შეყვანის და გამომავალი რეჟიმს. ეს მონაცემები და საათის სიხშირე შეიძლება იყოს უფრო ნელი და ზოგიერთ შემთხვევაში უფრო სწრაფი, სილიციუმის საბოლოო დახასიათებაზე დაყრდნობით.
  • შემდეგი ცხრილი ჩამოთვლის მონაცემთა და საათის სიხშირეს.

ცხრილი 4-1. მონაცემები და საათის სიხშირე

IOG რეჟიმი მიმართულება გადაცემათა კოეფიციენტი IO მონაცემთა მაქსიმალური სიჩქარე მოსალოდნელია IO საათი შეფასება ბირთვი საათი შეფასება მონაცემთა ტიპი
DDRX4 შეყვანა 8:1 1600 Mbps 800 MHz 200 MHz DDR

ქვემოთ მოყვანილი სურათი გვიჩვენებს ყოფილსampCoreRXIODBitAlign ქვესისტემის ინტეგრაცია.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-6

  • წინა ქვესისტემა იყენებს IOG_IOD კომპონენტს DDRX4 და DDTX4 Loopback რეჟიმში CoreRxIODBitAlign სიმულაციისთვის. აქ გენერირებული PRBS მონაცემები გადაიცემა IOG_IOD_DDRTX4_0-ით, სერიულად IOG_IOD_DDRX4_PF_0-ზე.
  • CoreRxIODBitAlign ატარებს ტრენინგს (BIT_ALIGN_START დაყენებულია 1-ზე, BIT_ALIGN_DONE დაყენებულია 0-ზე) კომპონენტით IOG_IOD_DDRX4_PF_0 და ბოლოს, ტრენინგის დასრულების შემდეგ (BIT_ALIGN_START დაყენებულია 0-ზე, BIT_ALIGN_DONE გამოიყენება მონაცემთა მთლიანობის შესამოწმებლად PR 1-ზე).

ტესტის სკამი (დასვით შეკითხვა)

  • ერთიანი სატესტო მაგიდა გამოიყენება CoreRxIODBitAlign-ის შესამოწმებლად და შესამოწმებლად, რომელსაც ეწოდება მომხმარებლის testbench.

მომხმარებლის ტესტის მაგიდა (დასვით შეკითხვა)

  • მომხმარებლის testbench შედის CoreRxIODBitAlign-ის გამოშვებებში, რომელიც ამოწმებს CoreRxIODBitAlign-ის რამდენიმე მახასიათებელს. შემდეგი ფიგურა გვიჩვენებს CoreRxIODBitAlign მომხმარებლის ტესტის მაგიდას.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-7
  • როგორც წინა სურათზეა ნაჩვენები, მომხმარებლის ტესტის მაგიდა შედგება Microchip DirectCore CoreRxIODBitAlign DUT, PRBS_GEN, PRBS_CHK, CCC, IOG_IOD_TX და IOG_IOD_RX, რათა გადაამოწმოთ Loopback რეჟიმში.
  • საათის კონდიცირების წრე (CCC) მართავს CORE_CLK და IO_CLK, როდესაც საათი სტაბილურია.
  • PRBS_GEN ატარებს პარალელურ მონაცემებს IOG_IOD_TX-ზე და შემდეგ IOG_ID_RX იღებს სერიულ მონაცემებს პარალელურად.
  • CoreRxIODBitAlign DUT ატარებს ტრენინგს IOD_CTRL სიგნალებით. ტრენინგის დასრულების შემდეგ, PRBS_CHK ბლოკი ჩართულია, რათა შეამოწმოს მონაცემები IOG_IOD_RX ბლოკიდან მონაცემთა მთლიანობისთვის.
  • MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-9მნიშვნელოვანია: მომხმარებლის testbench მხარს უჭერს მხოლოდ ფიქსირებულ კონფიგურაციას.

დროის დიაგრამები

(დასვით შეკითხვა)

  • ეს განყოფილება აღწერს CoreRxIODBitAlign-ის დროის დიაგრამას.

CoreRxIODBitAlign ტრენინგის დროის დიაგრამა (დასვით შეკითხვა)

  • შემდეგი დროის დიაგრამა არის ყოფილიampტრენინგის თანმიმდევრობა შემდეგი პარამეტრებით.MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-8
  • CoreRxIODBitAlign მუშაობს Fabric clock-ზე ან SCLK-ზე, ან OUT2_FABCLK_* CCC-დან ან PLL კომპონენტიდან, და PF_IOD_GENERIC_RX IOD კომპონენტი იყენებდა სამუშაოებს OUT*_HS_IO_CLK_*-ზე ან ბანკის საათზე ან BCLK-ზე დაფუძნებული ბიტების გასწორებისთვის. აქ PF_IOD_GENERIC_RX IOD კომპონენტი იღებს სერიულ მონაცემებს ბიტების გასწორებისთვის. მაგampმაგალითად, თუ მონაცემთა საჭირო სიჩქარე არის 1000 Mbps DDRx4 Fabric რეჟიმში, მაშინ OUT2_FABCLK_0 ან SCLK უნდა იყოს ამოღებული PLL ან CCC კომპონენტიდან 125 MHz და OUT0_HS_IO_CLK_0 ან BCLK PF_IOD_GENERIC_RX500Hz-მდე უნდა იყოს XNUMX.
  • CoreRxIODBitAlign იწყებს ტრენინგს მას შემდეგ, რაც PLL_LOCK სტაბილურია და მაღლა იწევს. შემდეგ ვარჯიშის დაწყება BIT_ALGN_START მაღლა და BIT_ALGN_DONE დაბალი და შემდეგ გამომავალი BIT_ALGN_LOAD ჩატვირთვის ნაგულისხმევი პარამეტრები PF_IOD_GENERIC_RX კომპონენტში. BIT_ALGN_CLR_FLGS გამოიყენება IOD_EARLY, IOD_LATE და BIT_ALGN_OOR დროშების გასასუფთავებლად.
  • CoreRxIODBitAlign გრძელდება BIT_ALGN_MOVE-ით, რასაც მოჰყვება BIT_ALGN_CLR_FLGS ყოველი TAP-ისთვის და ჩაიწერს IOD_EARLY და IOD_LATE დროშებს. მას შემდეგ, რაც BIT_ALGN_OOR დაყენებულია PF_IOD_GENERIC_RX კომპონენტის მიერ მაღალ დონეზე, CoreRxIODBitAlign ასუფთავებს ჩაწერილ EARLY და LATE დროშებს და პოულობს ოპტიმალურ ადრეულ და გვიან დროშებს, რათა გამოთვალოს საჭირო TAP დაგვიანებები საათისა და მონაცემთა ბიტის გასწორებისთვის.
  • CoreRxIODBitAlign ატვირთავს გამოთვლილ TAP-ის შეფერხებებს და აყენებს BIT_ALGN_START დაბალს და BIT_ALGN_DONE მაღალს, რათა მიუთითოს ტრენინგის დასრულება.
  • CoreRxIODBitAlign განაგრძობს ხელახალი ტრენინგს დინამიურად, თუ აღმოაჩენს ხმაურიან IOD_EARLY ან IOD_LATE გამოხმაურებას PF_IOD_GENERIC_RX კომპონენტისგან. აქ, BIT_ALGN_DONE გადატვირთულია და დაბლა იწევს, ხოლო BIT_ALGN_START კვლავ მაღლა აიწევს CoreRxIODBitAlign ტრენინგის გადატვირთვის მითითებით. დროის ამოწურვის მრიცხველი, როდესაც მიაღწევს დროის ამოწურვის მდგომარეობას, ამტკიცებს BIT_ALGN_ERR-ს ვარჯიშის ბოლოს.
  • CoreRxIODBitAlign ასევე უზრუნველყოფს გადატვირთვის მექანიზმს საბოლოო მომხმარებლისთვის, რომ განაახლოს ტრენინგი საჭიროების შემთხვევაში. BIT_ALGN_RSTRT შეყვანა არის აქტიური-მაღალი პულსი უნდა იყოს მაღალი, მაგ.ampლე, რვა საათი.
  • აქ BIT_ALGN_DONE გადატვირთულია და დაბალია, ხოლო BIT_ALGN_START ისევ მაღლა მოძრაობს CoreRxIODBitAlign-ით, რათა მიუთითებდეს ტრენინგის ახალი დაწყების შესახებ.
  • CoreRxIODBitAlign ასევე უზრუნველყოფს ჩატარების მექანიზმს ტრენინგის შუაში ჩასატარებლად. აქ HOLD_TRNG პარამეტრი უნდა იყოს დაყენებული 1-ზე და შემდეგ CoreRxIODBitAlign იყენებს BIT_ALGN_HOLD შეყვანას და უნდა დაამტკიცოს აქტიური მაღალი დონე დაფუძნებული მანამ, სანამ არ მოითხოვება CoreRxIODBitAlign ტრენინგის ჩასატარებლად და შემდეგ განაგრძობს ტრენინგს მას შემდეგ, რაც შეყვანის BIT_ALGN_HOLD იქნება დაბალი.

დამატებითი ცნობები

(დასვით შეკითხვა)

  • ამ განყოფილებაში მოცემულია დამატებითი ინფორმაციის სია.
  • განახლებებისა და დამატებითი ინფორმაციისთვის პროგრამული უზრუნველყოფის, მოწყობილობებისა და აპარატურის შესახებ ეწვიეთ ინტელექტუალური საკუთრების გვერდებს მიკროჩიპის FPGA ინტელექტუალური საკუთრების ბირთვები.

ცნობილი საკითხები და გამოსავალი (დასვით შეკითხვა)

  • არ არსებობს ცნობილი შეზღუდვები ან გამოსავალი CoreRxIODBitAlign v2.3-ში.

შეწყვეტილი ფუნქციები და მოწყობილობები (დასვით შეკითხვა)

  • CoreRxIODBitAlign v2.3-ში არ არის შეწყვეტილი ფუნქციები და მოწყობილობები.

მოგვარებული საკითხები

(დასვით შეკითხვა)

  • შემდეგი ცხრილი ჩამოთვლის ყველა მოგვარებულ პრობლემას CoreRxIODbitAlign-ის სხვადასხვა გამოშვებისთვის.

ცხრილი 7-1. მოგვარებული საკითხები

გათავისუფლება აღწერა
2.3 ამ v2.3 გამოშვებაში მოგვარებული საკითხები არ არის
2.2 ამ v2.2 გამოშვებაში მოგვარებული საკითხები არ არის
1.0 საწყისი გამოშვება

მოწყობილობის გამოყენება და შესრულება

(დასვით შეკითხვა)

CoreRxIODBitAlign მაკრო დანერგილია შემდეგ ცხრილში ჩამოთვლილ ოჯახებში.

ცხრილი 8-1. მოწყობილობის გამოყენება და შესრულება

მოწყობილობა დეტალები FPGA რესურსები შესრულება (MHz)
ოჯახი მოწყობილობა DFF LUTs ლოგიკა ელემენტები აბრეშუმი
PolarFire® MPF300TS 788 1004 1432 261
PolarFire SoC MPF250TS 788 1004 1416 240
  • MICROCHIP-v2-3-Gen-2-Device-Controller-Fig-9მნიშვნელოვანია: წინა ცხრილის მონაცემები მიღწეულია Libero® SoC v2023.2 გამოყენებით.
  • წინა ცხრილის მონაცემები მიიღწევა ტიპიური სინთეზისა და განლაგების პარამეტრების გამოყენებით.
  • შემდეგი ზედა დონის კონფიგურაციის GUI პარამეტრები შეიცვალა მათი ნაგულისხმევი მნიშვნელობებით.
  • შემდეგი არის ნაგულისხმევი მნიშვნელობები:
    • SKIP_TRNG = 1
    • HOLD_TRNG = 1
    • MIPI_TRNG = 1
    • DEM_TAP_WAIT_CNT_WIDTH = 3
  • ქვემოთ მოცემულია საათის შეზღუდვები, რომლებიც გამოიყენება შესრულების ნომრების მისაღწევად:
    • SCLK = 200 მეგაჰერციანი
    • სიჩქარის შეფასება = −1
  • გამტარუნარიანობა გამოითვლება შემდეგნაირად: (ბიტის სიგანე/ციკლების რაოდენობა) × საათის სიხშირე (შესრულება).

გადასინჯვის ისტორია

(დასვით შეკითხვა)

გადასინჯვის ისტორია აღწერს ცვლილებებს, რომლებიც განხორციელდა დოკუმენტში. ცვლილებები ჩამოთვლილია გადასინჯვით, დაწყებული უახლესი პუბლიკაციით.

ცხრილი 9-1. გადასინჯვის ისტორია

რევიზია თარიღი აღწერა
B 02/2024 ქვემოთ მოცემულია დოკუმენტის B ვერსიის ცვლილებების სია:

• განახლებულია CoreRxIODBitAlign v2.3-ისთვის

• დამატებულია ცვლილების ჟურნალის ინფორმაცია შესავალი განყოფილებაში

• განახლებულია 8. Device Utilization and Performance განყოფილება

• დამატებულია 7. Resolved Issues განყოფილება

A 03/2022 ქვემოთ მოცემულია დოკუმენტის A ვერსიის ცვლილებების სია:

• დოკუმენტი გადავიდა მიკროჩიპის შაბლონში

• დოკუმენტის ნომერი შეიცვალა 50200861-დან DS50003255-ზე

3 ქვემოთ მოცემულია დოკუმენტის 3 რევიზიაში ცვლილებების ჩამონათვალი:

• განახლებულია CoreRxIODBitAlign v2.2-ისთვის.

• განახლებულია მომხმარებლის სახელმძღვანელო ზედა და მარცხენა თვალის სიგნალებისთვის. დამატებითი ინფორმაციისთვის იხილეთ სურათი 2-1 და 3.2. პორტები.

2 ქვემოთ მოცემულია დოკუმენტის 2 რევიზიაში ცვლილებების ჩამონათვალი:

• განახლებულია CoreRxIODBitAlign v2.1-ისთვის.

• განახლებულია: 2. ფუნქციური აღწერა და 5. დროის დიაგრამები.

1 Revision 1.0 იყო ამ დოკუმენტის პირველი გამოქვეყნება. შექმნილია CoreRxIODBitAlign v2.0-სთვის.

მიკროჩიპის FPGA მხარდაჭერა

  • Microchip FPGA პროდუქტების ჯგუფი მხარს უჭერს თავის პროდუქტებს სხვადასხვა დამხმარე სერვისებით, მათ შორის მომხმარებელთა სერვისით, მომხმარებელთა ტექნიკური დახმარების ცენტრით, webსაიტი და გაყიდვების ოფისები მთელს მსოფლიოში.
  • კლიენტებს სთავაზობენ ეწვიონ Microchip-ის ონლაინ რესურსებს, სანამ დაუკავშირდებიან მხარდაჭერას, რადგან ძალიან სავარაუდოა, რომ მათ შეკითხვებს უკვე გაეცეს პასუხი.
  • დაუკავშირდით ტექნიკური დახმარების ცენტრს webსაიტი ზე www.microchip.com/support. აღნიშნეთ
  • FPGA მოწყობილობის ნაწილის ნომერი, აირჩიეთ შესაბამისი საქმის კატეგორია და ატვირთეთ დიზაინი fileტექნიკური დახმარების საქმის შექმნისას.
  • დაუკავშირდით მომხმარებელთა მომსახურებას პროდუქტის არატექნიკური მხარდაჭერისთვის, როგორიცაა პროდუქტის ფასები, პროდუქტის განახლება, განახლებული ინფორმაცია, შეკვეთის სტატუსი და ავტორიზაცია.
  • ჩრდილოეთ ამერიკიდან დარეკეთ 8002621060
  • დანარჩენი მსოფლიოდან დარეკეთ 6503184460
  • ფაქსი, მსოფლიოს ნებისმიერი ადგილიდან, 6503188044

მიკროჩიპის ინფორმაცია

მიკროჩიპი Webსაიტი

  • მიკროჩიპი გთავაზობთ ონლაინ მხარდაჭერას ჩვენი საშუალებით webსაიტი ზე www.microchip.com/. ეს webსაიტი გამოიყენება დასამზადებლად files და ინფორმაცია ადვილად ხელმისაწვდომი მომხმარებლებისთვის. ზოგიერთი ხელმისაწვდომი შინაარსი მოიცავს:
  • პროდუქტის მხარდაჭერა – მონაცემთა ცხრილები და შეცდომები, განაცხადის შენიშვნები და სampპროგრამები, დიზაინის რესურსები, მომხმარებლის სახელმძღვანელოები და ტექნიკის მხარდაჭერის დოკუმენტები, უახლესი პროგრამული უზრუნველყოფის გამოშვებები და დაარქივებული პროგრამული უზრუნველყოფა
  • ზოგადი ტექნიკური მხარდაჭერა – ხშირად დასმული კითხვები (FAQs), ტექნიკური მხარდაჭერის მოთხოვნები, ონლაინ სადისკუსიო ჯგუფები, მიკროჩიპის დიზაინის პარტნიორი პროგრამის წევრების სია
  • მიკროჩიპის ბიზნესი - პროდუქტის შერჩევისა და შეკვეთის სახელმძღვანელო, უახლესი მიკროჩიპის პრესრელიზები, სემინარების და ღონისძიებების ჩამონათვალი, მიკროჩიპების გაყიდვების ოფისების, დისტრიბუტორებისა და ქარხნის წარმომადგენლების ჩამონათვალი.

პროდუქტის ცვლილების შეტყობინების სერვისი

  • Microchip-ის პროდუქტის ცვლილების შეტყობინებების სერვისი ეხმარება კლიენტებს მიკროჩიპის პროდუქტებზე არსებული ინფორმაცია.
  • აბონენტები მიიღებენ ელფოსტით შეტყობინებებს, როდესაც არის ცვლილებები, განახლებები, გადასინჯვები ან შეცდომები, რომლებიც დაკავშირებულია კონკრეტულ პროდუქტთან ან განვითარების ხელსაწყოებთან.
  • რეგისტრაციისთვის გადადით www.microchip.com/pcn და მიჰყევით რეგისტრაციის ინსტრუქციას.

მომხმარებელთა მხარდაჭერა

  • Microchip-ის პროდუქტების მომხმარებლებს შეუძლიათ მიიღონ დახმარება რამდენიმე არხით:
  • დისტრიბუტორი ან წარმომადგენელი
  • ადგილობრივი გაყიდვების ოფისი
  • ჩაშენებული გადაწყვეტილებების ინჟინერი (ESE)
  • ტექნიკური მხარდაჭერა
  • კლიენტებმა მხარდაჭერისთვის უნდა დაუკავშირდნენ თავიანთ დისტრიბუტორს, წარმომადგენელს ან ESE-ს. ადგილობრივი გაყიდვების ოფისები ასევე ხელმისაწვდომია მომხმარებლების დასახმარებლად. ამ დოკუმენტში შედის გაყიდვების ოფისებისა და მდებარეობების ჩამონათვალი.
  • ტექნიკური მხარდაჭერა ხელმისაწვდომია მეშვეობით webსაიტი: www.microchip.com/support

მიკროჩიპური მოწყობილობების კოდის დაცვის ფუნქცია

  • შენიშვნა კოდის დაცვის ფუნქციის შემდეგი დეტალები მიკროჩიპის პროდუქტებზე.
  • მიკროჩიპის პროდუქტები აკმაყოფილებს სპეციფიკაციებს, რომლებიც მოცემულია მიკროჩიპის მონაცემთა ფურცელში.
  • Microchip თვლის, რომ მისი ოჯახის პროდუქტები უსაფრთხოა, როდესაც გამოიყენება დანიშნულებისამებრ, ოპერაციული სპეციფიკაციების ფარგლებში და ნორმალურ პირობებში.
  • მიკროჩიპი აფასებს და აგრესიულად იცავს მის ინტელექტუალურ საკუთრების უფლებებს. მიკროჩიპის პროდუქტების კოდების დაცვის მახასიათებლების დარღვევის მცდელობა მკაცრად აკრძალულია და შესაძლოა არღვევდეს ციფრული ათასწლეულის საავტორო უფლებების აქტს.
  • არც მიკროჩიპი და არც ნახევარგამტარების სხვა მწარმოებელი არ იძლევა მისი კოდის უსაფრთხოების გარანტიას. კოდის დაცვა არ ნიშნავს იმას, რომ ჩვენ გარანტიას ვაძლევთ პროდუქტის „შეურღვევია“.
  • კოდის დაცვა მუდმივად ვითარდება. მიკროჩიპი მოწოდებულია მუდმივად გააუმჯობესოს ჩვენი პროდუქციის კოდის დაცვის მახასიათებლები.

იურიდიული ცნობა

  • ეს პუბლიკაცია და აქ არსებული ინფორმაცია შეიძლება გამოყენებულ იქნას მხოლოდ Microchip-ის პროდუქტებთან, მათ შორის მიკროჩიპის პროდუქტების დიზაინის, ტესტირებისა და ინტეგრაციისთვის თქვენს აპლიკაციაში. ამ ინფორმაციის ნებისმიერი სხვა გზით გამოყენება არღვევს წინამდებარე პირობებს. ინფორმაცია მოწყობილობის აპლიკაციებთან დაკავშირებით მოწოდებულია მხოლოდ თქვენი მოხერხებულობისთვის და შეიძლება შეიცვალოს განახლებებით. თქვენი პასუხისმგებლობაა უზრუნველყოთ, რომ თქვენი აპლიკაცია აკმაყოფილებს თქვენს სპეციფიკაციებს. დაუკავშირდით თქვენს ადგილობრივ მიკროჩიპის გაყიდვების ოფისს დამატებითი მხარდაჭერისთვის ან მიიღეთ დამატებითი მხარდაჭერა აქ www.microchip.com/en-us/support/design-help/client-support-services.
  • ეს ინფორმაცია მოწოდებულია მიკროჩიპის მიერ "როგორც არის". მიკროჩიპი არ იძლევა რაიმე სახის წარმომადგენლობას ან გარანტიას, იქნება ეს გამოხატული თუ ნაგულისხმევი, წერილობითი თუ ზეპირი, კანონიერი ან სხვაგვარად, დაკავშირებული ინფორმაციასთან, მათ შორის, მაგრამ არა შეზღუდული შეზღუდული არადარღვევა, ვაჭრობა და ვარგისიანობა კონკრეტული მიზნისთვის, ან მის მდგომარეობასთან, ხარისხთან ან შესრულებასთან დაკავშირებული გარანტიები.
  • არავითარ შემთხვევაში მიკროჩიპი არ იქნება პასუხისმგებელი რაიმე სახის არაპირდაპირ, სპეციალურ, სადამსჯელო, შემთხვევით ან თანმიმდევრულ დანაკარგზე, დაზიანებაზე, ღირებულებაზე ან ხარჯზე, რაც არ უნდა იყოს დაკავშირებული აშშ-სთან, ა.შ. IP იყო რეკომენდაცია შესაძლებლობა ან ზარალი განჭვრეტადია. კანონით ნებადართული სრულყოფილად, მიკროჩიპის მთლიანი პასუხისმგებლობა ყველა პრეტენზიაზე რაიმე ფორმით, რომელიც დაკავშირებულია ინფორმაციასთან ან მის გამოყენებასთან, არ აღემატება საკომისიოების რაოდენობას, ასეთის არსებობის შემთხვევაში, რომ თქვენ გეხმარებათ თქვენ.
  • მიკროჩიპის მოწყობილობების გამოყენება სიცოცხლის მხარდაჭერისა და/ან უსაფრთხოების აპლიკაციებში მთლიანად მყიდველის რისკის ქვეშაა და მყიდველი თანახმაა დაიცვას, აანაზღაუროს და შეინახოს უვნებელი მიკროჩიპი ნებისმიერი ზიანისგან, პრეტენზიისგან, სარჩელისგან ან ხარჯებისგან. არანაირი ლიცენზია არ არის გადაცემული, ირიბად ან სხვაგვარად, ნებისმიერი მიკროჩიპის ინტელექტუალური საკუთრების უფლებით, თუ სხვა რამ არ არის მითითებული.

სავაჭრო ნიშნები

  • მიკროჩიპის სახელი და ლოგო, მიკროჩიპის ლოგო, Adaptec, AVR, AVR ლოგო, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, Linktys, maXe MediaLB, megaAVR, Microsemi, Microsemi ლოგო, MOST, MOST ლოგო, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 ლოგო, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST, SST Logoym, SuperF, , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron და XMEGA არის Microchip Technology-ის რეგისტრირებული სავაჭრო ნიშნები, რომლებიც ჩართულია აშშ-ში და სხვა ქვეყნებში.
  • AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, ძრავის სკამი, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus ლოგო, Quiet-Wire, SyncWorld , TimeCesium, TimeHub, TimePictra, TimeProvider და ZL არის Microchip Technology-ის რეგისტრირებული სავაჭრო ნიშნები, რომლებიც ინკორპორირებულია აშშ-ში
  • მიმდებარე გასაღების ჩახშობა, AKS, ანალოგური ციფრული ასაკისთვის, ნებისმიერი კონდენსატორი, AnyIn, AnyOut, გაძლიერებული გადართვა, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion.DEMICPmicler, CryptoCompanion. შესატყვისი , DAM, ECAN, ესპრესო T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, სერიული სერიული პროგრამირება, ICSP, INICnet, ინტელექტუალური პარალელურობა, IntelliMOS, ჩიპებს შორის დაკავშირება, JitterBlocker, Knob-on-GinryLink, maplay მაქსView, მემბრანა, Mindi, MiWi, MPASM, MPF, MPLAB სერტიფიცირებული ლოგო, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, ყოვლისმომცველი კოდის გენერაცია, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, RippleMackers RTAX, RTG4, SAM-ICE, სერიული Quad I/O,
  • მარტივი რუკა, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock,
  • XpressConnect და ZENA არის Microchip Technology-ის სავაჭრო ნიშნები, რომლებიც ინკორპორირებულია აშშ-ში და სხვა ქვეყნებში.
  • SQTP არის Microchip Technology-ის მომსახურების ნიშანი, რომელიც დაფუძნებულია აშშ-ში
  • Adaptec ლოგო, Frequency on Demand, Silicon Storage Technology და Symmcom არის Microchip Technology Inc.-ის რეგისტრირებული სავაჭრო ნიშნები სხვა ქვეყნებში.
  • GestIC არის Microchip Technology Germany II GmbH & Co. KG-ის რეგისტრირებული სავაჭრო ნიშანი, Microchip Technology Inc.-ის შვილობილი კომპანია, სხვა ქვეყნებში.
  • აქ ნახსენები ყველა სხვა სავაჭრო ნიშანი მათი შესაბამისი კომპანიების საკუთრებაა.
  • © 2024, Microchip Technology Incorporated და მისი შვილობილი კომპანიები. Ყველა უფლება დაცულია.
  • ISBN: 9781668339879

ხარისხის მართვის სისტემა

  • Microchip-ის ხარისხის მართვის სისტემების შესახებ ინფორმაციისთვის ეწვიეთ www.microchip.com/quality.

გაყიდვები და მომსახურება მსოფლიოში

ამერიკა აზია/წყნარი ოკეანე აზია/წყნარი ოკეანე ევროპა
კორპორატიული ოფისი

2355 West Chandler Blvd. ჩენდლერი, AZ 85224-6199

ტელ: 480-792-7200

ფაქსი: 480-792-7277

ტექნიკური მხარდაჭერა: www.microchip.com/support Web მისამართი: www.microchip.com

ატლანტა

დულუთი, GA

ტელ: 678-957-9614

ფაქსი: 678-957-1455

ოსტინი, ტეხასი

ტელ: 512-257-3370

ბოსტონი Westborough, MA ტელ: 774-760-0087

ფაქსი: 774-760-0088

ჩიკაგო

იტასკა, IL

ტელ: 630-285-0071

ფაქსი: 630-285-0075

დალასი

ადისონი, TX

ტელ: 972-818-7423

ფაქსი: 972-818-2924

დეტროიტი

ნოვი, MI

ტელ: 248-848-4000

ჰიუსტონი, TX

ტელ: 281-894-5983

ინდიანაპოლისი Noblesville, IN ტელ: 317-773-8323

ფაქსი: 317-773-5453

ტელ: 317-536-2380

ლოს ანჯელესი Mission Viejo, CA ტელ: 949-462-9523

ფაქსი: 949-462-9608

ტელ: 951-273-7800

რალი, NC

ტელ: 919-844-7510

ახალი იორკი, NY

ტელ: 631-435-6000

სან ხოსე, CA

ტელ: 408-735-9110

ტელ: 408-436-4270

კანადა ტორონტო

ტელ: 905-695-1980

ფაქსი: 905-695-2078

ავსტრალია სიდნეი

ტელ: 61-2-9868-6733

ჩინეთი - პეკინი

ტელ: 86-10-8569-7000

ჩინეთი - ჩენგდუ

ტელ: 86-28-8665-5511

ჩინეთი - ჩონკინგი

ტელ: 86-23-8980-9588

ჩინეთი - დონგუანი

ტელ: 86-769-8702-9880

ჩინეთი - გუანჯოუ

ტელ: 86-20-8755-8029

ჩინეთი - ჰანჯოუ

ტელ: 86-571-8792-8115

ჩინეთი ჰონგ კონგი SAR

ტელ: 852-2943-5100

ჩინეთი - ნანჯინგი

ტელ: 86-25-8473-2460

ჩინეთი - ცინგდაო

ტელ: 86-532-8502-7355

ჩინეთი - შანხაი

ტელ: 86-21-3326-8000

ჩინეთი - შენიანგი

ტელ: 86-24-2334-2829

ჩინეთი - შენჟენი

ტელ: 86-755-8864-2200

ჩინეთი - სუჯოუ

ტელ: 86-186-6233-1526

ჩინეთი - ვუჰანი

ტელ: 86-27-5980-5300

ჩინეთი - Xian

ტელ: 86-29-8833-7252

ჩინეთი - Xiamen

ტელ: 86-592-2388138

ჩინეთი - ჟუჰაი

ტელ: 86-756-3210040

ინდოეთი ბანგალორი

ტელ: 91-80-3090-4444

ინდოეთი - ნიუ დელი

ტელ: 91-11-4160-8631

ინდოეთი პუნი

ტელ: 91-20-4121-0141

იაპონია ოსაკა

ტელ: 81-6-6152-7160

იაპონია ტოკიო

ტელ: 81-3-6880- 3770

კორეა - დეგუ

ტელ: 82-53-744-4301

კორეა - სეული

ტელ: 82-2-554-7200

მალაიზია - კუალა ლუმპური

ტელ: 60-3-7651-7906

მალაიზია - პენანგი

ტელ: 60-4-227-8870

ფილიპინები მანილა

ტელ: 63-2-634-9065

სინგაპური

ტელ: 65-6334-8870

ტაივანი – ჰსინ ჩუ

ტელ: 886-3-577-8366

ტაივანი - კაოსიუნგი

ტელ: 886-7-213-7830

ტაივანი - ტაიპეი

ტელ: 886-2-2508-8600

ტაილანდი - ბანგკოკი

ტელ: 66-2-694-1351

ვიეტნამი - ჰო ჩიმინი

ტელ: 84-28-5448-2100

ავსტრია უელსი

ტელ: 43-7242-2244-39

ფაქსი: 43-7242-2244-393

დანია კოპენჰაგენი

ტელ: 45-4485-5910

ფაქსი: 45-4485-2829

ფინეთი ესპუო

ტელ: 358-9-4520-820

საფრანგეთი - პარიზი

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

გერმანია გარჭობა

ტელ: 49-8931-9700

გერმანია ჰაან

ტელ: 49-2129-3766400

გერმანია ჰაილბრონი

ტელ: 49-7131-72400

გერმანია კარლსრუე

ტელ: 49-721-625370

გერმანია მიუნხენი

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

გერმანია როზენჰაიმი

ტელ: 49-8031-354-560

ისრაელი რაანანა

ტელ: 972-9-744-7705

იტალია - მილანი

ტელ: 39-0331-742611

ფაქსი: 39-0331-466781

იტალია - პადოვა

ტელ: 39-049-7625286

ნიდერლანდები – დრუნენი

ტელ: 31-416-690399

ფაქსი: 31-416-690340

ნორვეგია ტრონდჰეიმი

ტელ: 47-72884388

პოლონეთი - ვარშავა

ტელ: 48-22-3325737

რუმინეთი ბუქარესტი

Tel: 40-21-407-87-50

ესპანეთი - მადრიდი

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

შვედეთი - გეტებორგი

Tel: 46-31-704-60-40

შვედეთი - სტოკჰოლმი

ტელ: 46-8-5090-4654

დიდი ბრიტანეთი - ვოკინგემი

ტელ: 44-118-921-5800

ფაქსი: 44-118-921-5820

დოკუმენტები / რესურსები

MICROCHIP v2.3 Gen 2 მოწყობილობის კონტროლერი [pdf] მომხმარებლის სახელმძღვანელო
v2.3, v2.2, v2.3 Gen 2 Device Controller, v2.3, Gen 2 Device Controller, Device Controller, Controller

ცნობები

დატოვე კომენტარი

თქვენი ელფოსტის მისამართი არ გამოქვეყნდება. მონიშნულია აუცილებელი ველები *